资料介绍
本文主要设计了基于相位控制威廉希尔官方网站
的时钟恢复系统的PLL 锁相环路。分别对各单元
电路结构——鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、分频器进行设计。采用2.5V,0.25μm First Silicon CMOS 工艺来实现,并在SPICE 平台下进行仿真。仿真结果表明,该PLL 环路的锁定时间仅为2.4us,并且输出的频谱呈现出较高的纯度,具有高速、低噪声的特点。
关键词:锁相环;电荷泵;噪声
The Design of PLL Circuits Based on Clock Recovery System YIN Wei1,2,ZHANG Hong-nan1, HUANG Ya-you1,ZENG Yun1 (1. College of Physics and Microelectronics Science, Hunan Univ.,Changsha,Hunan 410082, China; 2. Electron engineering department, Hunan Yueyang professional technology college,Yueyang,Hunan 414000,China) Abstract: In this paper, a PLL circuits based on clock recovery system which based on phase controlled technology is studied. All units were designed by the following orders——PFD、charge
pump、LPF、VCO and frequency divider. All the design is fabricated in a 2.5V, 0.25μm first silicon CMOS process. The simulation results show that the acquisition time is only 2.4us, and the outputs frequency spectrum presents a higher purity. So the PLL circuits have the characteristic of high-speed and low-noise.
Key words: PLL; Charge Pump; noise figure
电路结构——鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、分频器进行设计。采用2.5V,0.25μm First Silicon CMOS 工艺来实现,并在SPICE 平台下进行仿真。仿真结果表明,该PLL 环路的锁定时间仅为2.4us,并且输出的频谱呈现出较高的纯度,具有高速、低噪声的特点。
关键词:锁相环;电荷泵;噪声
The Design of PLL Circuits Based on Clock Recovery System YIN Wei1,2,ZHANG Hong-nan1, HUANG Ya-you1,ZENG Yun1 (1. College of Physics and Microelectronics Science, Hunan Univ.,Changsha,Hunan 410082, China; 2. Electron engineering department, Hunan Yueyang professional technology college,Yueyang,Hunan 414000,China) Abstract: In this paper, a PLL circuits based on clock recovery system which based on phase controlled technology is studied. All units were designed by the following orders——PFD、charge
pump、LPF、VCO and frequency divider. All the design is fabricated in a 2.5V, 0.25μm first silicon CMOS process. The simulation results show that the acquisition time is only 2.4us, and the outputs frequency spectrum presents a higher purity. So the PLL circuits have the characteristic of high-speed and low-noise.
Key words: PLL; Charge Pump; noise figure
下载该资料的人也在下载
下载该资料的人还在阅读
更多 >
- 锁相环CD4046原理及应用 62次下载
- AD800/AD802:时钟恢复和数据重定时锁相环数据表
- 使用MC145170锁相环实现调频锁相环收音机的PCB原理图免费下载 77次下载
- 使用FPGA实现数字锁相环的设计资料说明 24次下载
- 详解FPGA数字锁相环平台 18次下载
- 锁相环系统中的VCO的分析与设计 9次下载
- 如何设计并调试锁相环(PLL)电路 0次下载
- 锁相环电路 63次下载
- 锁相环测试系统电路图 9次下载
- 射频锁相环基础
- CMOS高速锁相环设计
- 使用实时示波器表征锁相环系统 0次下载
- 一种FPGA时钟网络中锁相环的实现方案
- 锁相环电路的设计 0次下载
- 模拟锁相环应用实验
- 倍频器与锁相环的区别 576次阅读
- 锁相环的基本原理和主要作用 2262次阅读
- 锁相环PLL学习记录 529次阅读
- TC3xx芯片时钟系统的锁相环PLL详解 1961次阅读
- 硬件电路设计之锁相环电路设计 1982次阅读
- 锁相环的构成和工作原理讲解 2885次阅读
- 锁相环电路设计的解决方案 锁相环的基本构成和主要应用 1100次阅读
- 锁相环(PLL)电路的组成和参数 5362次阅读
- 锁相环原理与公式讲解 8291次阅读
- 锁相环PLL的基础知识 4647次阅读
- 如何实现高性能的锁相环(PLL)设计 3656次阅读
- CD4046锁相环的应用详细介绍 1w次阅读
- 锁相环在调制和解调中的应用及概念解析 1.4w次阅读
- 锁相环的作用是什么_锁相环的主要作用_什么是锁相环 3.5w次阅读
- 锁相环的电源管理设计 3864次阅读
下载排行
本周
- 1HFSS电磁仿真设计应用详解PDF电子教程免费下载
- 24.30 MB | 126次下载 | 1 积分
- 2H桥中的电流感测
- 545.39KB | 7次下载 | 免费
- 3雷达的基本分类方法
- 1.25 MB | 4次下载 | 4 积分
- 4I3C–下一代串行通信接口
- 608.47KB | 3次下载 | 免费
- 5电感威廉希尔官方网站 讲解
- 827.73 KB | 2次下载 | 免费
- 6从 MSP430™ MCU 到 MSPM0 MCU 的迁移指南
- 1.17MB | 2次下载 | 免费
- 7有源低通滤波器设计应用说明
- 1.12MB | 2次下载 | 免费
- 8RA-Eco-RA2E1-48PIN-V1.0开发板资料
- 35.59 MB | 2次下载 | 免费
本月
- 12024年工控与通信行业上游发展趋势和热点解读
- 2.61 MB | 763次下载 | 免费
- 2HFSS电磁仿真设计应用详解PDF电子教程免费下载
- 24.30 MB | 126次下载 | 1 积分
- 3继电保护原理
- 2.80 MB | 36次下载 | 免费
- 4正激、反激、推挽、全桥、半桥区别和特点
- 0.91 MB | 32次下载 | 1 积分
- 5labview实现DBC在界面加载配置
- 0.57 MB | 21次下载 | 5 积分
- 6在设计中使用MOSFET瞬态热阻抗曲线
- 1.57MB | 15次下载 | 免费
- 7GBT 4706.1-2024家用和类似用途电器的安全第1部分:通用要求
- 7.43 MB | 13次下载 | 免费
- 8PADS-3D库文件
- 2.70 MB | 10次下载 | 2 积分
总榜
- 1matlab软件下载入口
- 未知 | 935113次下载 | 10 积分
- 2开源硬件-PMP21529.1-4 开关降压/升压双向直流/直流转换器 PCB layout 设计
- 1.48MB | 420061次下载 | 10 积分
- 3Altium DXP2002下载入口
- 未知 | 233084次下载 | 10 积分
- 4电路仿真软件multisim 10.0免费下载
- 340992 | 191360次下载 | 10 积分
- 5十天学会AVR单片机与C语言视频教程 下载
- 158M | 183329次下载 | 10 积分
- 6labview8.5下载
- 未知 | 81578次下载 | 10 积分
- 7Keil工具MDK-Arm免费下载
- 0.02 MB | 73804次下载 | 10 积分
- 8LabVIEW 8.6下载
- 未知 | 65985次下载 | 10 积分
评论
查看更多