0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN65LVDS822 SN65LVDS822 FLATLINK™ LVDS 接收器

数据:

描述

SN65LVDS822是一种高级Flatlink低压差分信号(LVDS)接收器,采用现代化CMOS工艺。该器件具有几个独特的功能,其中包括3个可选CMOS输出转换率,1.8V至3.3V的CMOS输出电压支持,一个引脚分配交换选项,集成差分端接(可配置),一个自动低功耗模式和4:27和2:27解串化模式。它与诸如SN75LVDS83B,SN65LVDS93A的TI FlatLink™发送器以及符合TIA /EIA 644-A标准的标准工业用LVDS发送器兼容。

SN65LVDS822特有一个自动低功耗待机模式,当LVDS时钟被禁用时激活。此器件在将低压施加到引脚SHTDN#上时进入一个平均低功耗关断模式。

SN65LVDS822采用48引脚7mm x 7mm塑料四方扁平无引线(QFN)封装,封装的焊球间距为0.5mm,并且可在-40°C至85°C的工业环境温度范围内使用。

在标准7x模式下支持4MHz至54MHz的时钟频率范LVDS数据一同使用。对于56Mbps至378Mbps的LVDS的数据速率,此14x模式支持4MHz至27MHz的频率.LVDS时钟频率始终与CMOS输出时钟频率相匹配。为可,数据速率在28Mbps至378Mbps之间的LVDS数据一同使用。实现正常运行,在时钟线路上监视直流共模电压。此器件的设计可支持1/16 VGA(160×120)至1024×600范围内的分辨率,每秒60帧,24位彩色。

SN65LVDS822特有一个自动低功耗待机模式,当LVDS时钟被禁用时激活。此器件在将低压施加到引脚SHTDN#上时进入平均低功耗关断模式。在这两个低功耗模式中,所有CMOS输出驱动为低电平。所有输入引脚具有故障安全保护功能,此功能在电源电压为高值且稳定前,可防止器件损坏。

SN65LVDS822采用48引脚7mm x 7mm塑料四方扁平无引线(QFN)封装,封装的焊球间距为0.5mm,并且可在-40°C至85°C的工业环境温范围内使用。

特性

  • 4:27 LVDS到CMOS解串器
  • 对于160×120至1024×600范围内的分辨率,像素时钟范围为4MHz至54MHz
  • 具有14x采样的特殊2:27模式允许只使用2条数据信道
  • 具有3路可选CMOS转换率的极低电磁干扰(EMI)
  • 支持单个3.3V电源; V DDIO 允许1.8V至3.3V电压范围,可提供灵活的面板支持
  • 时钟输出为上升或下降边沿
  • 针对灵活印刷电路板(PCB)布局布线的总线交换特性
  • 集成型可切换输入端接
  • 所有输入引脚是故障安全的;±3kV人体模型(HBM)静电放电(ESD)保护
  • 7mm x 7mm 48引脚超薄四方扁平无引线(VQFN),0.5mm间距
  • < li>与TIA /EIA-644-A发送器兼容

应用范围

  • 打印机
  • 具有一个LCD的装置< /li>
  • 数码照相机

所有商标均归其所有专营业主。

参数 与其它产品相比 SerDes/信道链路

 
Protocols
Function
Parallel Bus Width (bits)
Compression Ratio
ESD (kV)
Input Compatibility
Output Compatibility
Supply Voltage(s) (V)
Data Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN65LVDS822
Channel-Link I    
Deserializer    
27    
27 to 4    
3    
LVDS    
CMOS    
3.3    
1458    
Catalog    
-40 to 85    
VQFN    
48VQFN: 49 mm2: 7 x 7(VQFN)    
48VQFN    

威廉希尔官方网站 文档

数据手册(1)
元器件购买 SN65LVDS822 相关库存