完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
SN75LVDS86 FlatLink接收器包含三个串行输入7位并行移位寄存器,一个7×时钟合成器和四个低压差分信号( LVDS)线路接收器在单个集成电路中。这些功能允许从兼容的发送器接收同步数据,例如SN75LVDS81,'83,'84或'85,通过四个平衡对导线,并扩展到21位单端低压TTL(LVTTL)同步数据传输速率较低。
接收时,接收高速LVDS数据并以LVDS输入时钟(CLKIN)速率的七倍加载到寄存器中。然后以CLKIN速率将数据卸载到21位宽的LVTTL并行总线。锁相环时钟合成器电路为内部时钟产生7×时钟,为扩展数据产生输出时钟。 SN75LVDS86在输出时钟(CLKOUT)的下降沿提供有效数据。
SN75LVDS86仅需要四个线路终端电阻用于差分输入,很少或不需要控制。数据总线在发送器的输入端和接收器的输出端看起来相同,数据传输对用户是透明的。唯一可能的用户干预是使用关闭/清除(SHTDN)低电平有效输入来禁止时钟并关闭LVDS接收器以降低功耗。该信号的低电平将所有内部寄存器清零至低电平。
SN75LVDS86的LVDS接收器包括开路故障安全设计,当输入未连接到LVDS驱动器时,接收器输出变为低电平。即使线路在接收器输入端差分端接,也会发生这种情况。
SN75LVDS86的特点是在0°C至70°C的环境空气温度下工作。
FlatLink是德州仪器公司的商标。
所有其他商标均为其各自所有者的财产。
Protocols |
Function |
Parallel Bus Width (bits) |
Compression Ratio |
ESD (kV) |
Input Compatibility |
Output Compatibility |
Supply Voltage(s) (V) |
Data Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
SN75LVDS86 |
---|
Channel-Link I |
Deserializer |
21 |
21 to 3 |
4 |
LVDS |
LVTTL |
3.3 |
1785 |
Catalog |
0 to 70 |
TSSOP |
48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) |
48TSSOP |