0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN75LVDS86 FlatLink™ 接收器

数据:

描述

SN75LVDS86 FlatLink接收器包含三个串行输入7位并行移位寄存器,一个7×时钟合成器和四个低压差分信号( LVDS)线路接收器在单个集成电路中。这些功能允许从兼容的发送器接收同步数据,例如SN75LVDS81,'83,'84或'85,通过四个平衡对导线,并扩展到21位单端低压TTL(LVTTL)同步数据传输速率较低。

接收时,接收高速LVDS数据并以LVDS输入时钟(CLKIN)速率的七倍加载到寄存器中。然后以CLKIN速率将数据卸载到21位宽的LVTTL并行总线。锁相环时钟合成器电路为内部时钟产生7×时钟,为扩展数据产生输出时钟。 SN75LVDS86在输出时钟(CLKOUT)的下降沿提供有效数据。

SN75LVDS86仅需要四个线路终端电阻用于差分输入,很少或不需要控制。数据总线在发送器的输入端和接收器的输出端看起来相同,数据传输对用户是透明的。唯一可能的用户干预是使用关闭/清除(SHTDN)低电平有效输入来禁止时钟并关闭LVDS接收器以降低功耗。该信号的低电平将所有内部寄存器清零至低电平。

SN75LVDS86的LVDS接收器包括开路故障安全设计,当输入未连接到LVDS驱动器时,接收器输出变为低电平。即使线路在接收器输入端差分端接,也会发生这种情况。

SN75LVDS86的特点是在0°C至70°C的环境空气温度下工作。

特性

  • 3:21数据通道扩展速率高达178.5 Mbytes /s吞吐量
  • 适用于SVGA,XGA或SXGA显示从控制器到显示器的数据传输,具有极低的EMI
  • 三个数据通道和时钟低压差分通道输入和21个数据和时钟低压TTL通道输出
  • 从一个操作单3.3 V电源和250 mW(典型值)
  • 5 V容差 SHTDN 输入
  • ESD保护超过总线引脚上的4 kV电压
  • 采用20-mil端子间距的薄收缩小外形封装(TSSOP)封装
  • 禁用时功耗小于1 mW
  • 宽锁相输入频率范围31 MHz至68 MHz
  • PLL无需外部元件
  • 开路接收器故障保护设计
  • 输入满足或超过ANSI EIA /TIA-644标准的要求
  • 改进国家的替换? DS90C562

FlatLink是德州仪器公司的商标。
所有其他商标均为其各自所有者的财产。

参数 与其它产品相比 SerDes/信道链路

 
Protocols
Function
Parallel Bus Width (bits)
Compression Ratio
ESD (kV)
Input Compatibility
Output Compatibility
Supply Voltage(s) (V)
Data Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN75LVDS86
Channel-Link I    
Deserializer    
21    
21 to 3    
4    
LVDS    
LVTTL    
3.3    
1785    
Catalog    
0 to 70    
TSSOP    
48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)    
48TSSOP    

威廉希尔官方网站 文档

数据手册(1)
元器件购买 SN75LVDS86 相关库存