完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
SN74LV161284设计用于4.5 V至5.5 V V CC 操作。该设备提供数据总线之间的异步双向通信。控制功能实现最大限度地减少了外部时序要求。
该器件有8个双向位;当DIR高时,数据可以在A到B方向上流动,而当DIR低时,数据可以在B到A方向上流动。该设备还有五个驱动电缆侧的驱动器和四个接收器。 SN74LV161284有一个专用于HOST LOGIC线路的接收器和一个驱动PERI LOGIC线路的驱动器。
输出驱动模式由高驱动(HD)控制引脚决定。当HD为高电平时,B,Y和PERI LOGIC OUT输出处于图腾柱配置,而当HD处于低电平时处于开漏配置。这符合IEEE Std 1284-I(1级)和IEEE Std 1284-II(2级)并行外设接口规范中规定的驱动要求。除了HOST LOGIC IN和PERI LOGIC OUT之外,所有电缆侧引脚都有一个1.4-k 集成上拉电阻。如果相关的输出驱动器处于低电平状态或输出电压高于V CC CABLE,则上拉电阻将关闭。如果V CC CABLE关闭,则PERI LOGIC OUT设置为低。
设备有两个电源电压。 V CC 设计用于4.5V至5.5V的操作。 V CC CABLE仅提供电缆侧的输出缓冲器,设计用于4.5 V至5.5 V的操作。
< /DIV>
Bits (#) |
Pin/Package |
Rating |
SN74LV161284 |
---|
19 |
48SSOP 48TSSOP |
Catalog |