完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
LM3524D系列是行业标准LM3524的改进版。它具有改进的规格和附加功能,但引脚与现有的3524系列兼容。新功能减少了对原始版本中经常需要的额外外部电路的需求。
LM3524D具有±1%精度的5V基准电压源。输出驱动晶体管的载流能力已提高到200 mA,同时降低V CEsat 并将V CE 击穿增加到60V。误差放大器的共模电压范围已升至5.5V,无需使用5V基准电阻分压器。
在LM3524D中,电路偏置线已与闭合电路隔离。下针。这可以防止振荡器脉冲幅度和频率受到关闭的干扰。此外,在高频率(≃300kHz)下,最大值每输出占空比提高到44%,而最大值为35%。其他3524s的占空比。
此外,LM3524D现在可以通过引脚3进行外部同步。此外,即使在嘈杂的环境中,也增加了一个锁存器以确保每个周期一个脉冲。 LM3524D包括双脉冲抑制逻辑,可确保在关闭条件消除后,T触发器的状态仅在第一个时钟脉冲到达后才会发生变化。此功能可防止相同的输出连续两次脉冲,从而降低推挽设计中内核饱和的可能性。
所有商标均为其各自所有者的财产。
Topology |
Control Method |
Vin (Min) (V) |
Vin (Max) (V) |
Frequency (Max) (kHz) |
UVLO Thresholds On/Off (V) |
Duty Cycle (Max) (%) |
Gate Drive (Typ) (A) |
Features |
Rating |
Operating Temperature Range (C) |
Pin/Package |
LM3524D |
---|
Boost Flyback Forward Full-Bridge Half-Bridge Push-Pull |
Voltage |
8 |
40 |
350 |
N/A |
90 |
0.2 |
Adjustable Switching Frequency Error Amplifier Multi-topology Synchronization Pin |
Catalog |
0 to 125 |
16PDIP 16SOIC |