Critical Link公司的某客户需要针对多个应用开发一个扩频无线电收发器。该客户已经开发出一套算法,准备用于对信号进行调制和解调,但他们却缺少构建完整系统的资源和专业知识。客户希望利用软件定义无线电(SDR)系统的灵活性优势。本文将探讨如何基于德州仪器(TI)的OMAP-L138 DSP+ARM处理器与FPGA来实现该系统。平台Critical Link选择其MityDSP-L138F嵌入式系统模块作为SDR的基础,因为该模块不仅具有很强的处理能力,而且可以为客户节省大量的预先设计成本。MityDSP-L138F模块具有一个TI的OMAP-L138DSP+ARM处理器,该处理器集成了一个456MHz ARM9处理内核和一个456MHz TMS320C674x DSP内核。此外,该模块还包含了Xilinx公司的Spartan-6 LX16 FPGA、NAND和NOR闪存以及DDR2存储器。出于原型考虑,该设计使用了TI针对无线电的高速ADC与DAC评估套件。此外,它还需要能够在60MHz采样频率转换的数据转换器。针对A/D转换器,该设计选用了TI的ADS5562。该转换器具有16位精度,可以以80Msps采样速率进行转换。因为扩频无线电需要将信号从背景噪声中抽离,所以高动态范围对于这种无线电来说非常重要。对于DAC,该平台选用了TI的THS5671。这是一款14位125Msps差分电流输出DAC。负责本项目的客户为该系统提供的前端设计如图所示。 [[wysiwyg_imageupload:454:]]图:客户提供的前端设计。数据传送问题许多基于DSP的应用要求具有高速数据传输功能,以使系统能够采集和处理数据,或者将数据传送到外设。通常,数字信号处理器都包含了异步地址/数据总线,以使处理器能够读写外设。这些接口可以满足低速传送数据的要求,但是在高速情况下却会成为瓶颈。OMAP-L138 DSP+ARM处理器具有一个称为外部存储器接口A(EMIFA)的地址/数据总线。EMIFA允许对外部存储器或设备进行异步寻址,并含有若干控制引脚,以满足不同等待状态和传输宽度等等要求。因为该接口具有很强的通用性,所以每次事务处理都可以利用多个时钟周期来完成。例如,最小的读取周期需要每16位3个周期。在100MHz下运行EMIFA,假设总线上没有其他数据,可得到的数据传输速率最大为66MB/s。在总线上进行交错读写会显著地降低传输速率,因为这必须增加额外的转换周期。OMAP-L138处理器还包括了一个更为专用的接口,即通用并行端口(uPP)。该接口专门用来将大量数据连续送入处理器内存或从其中读出。uPP的传输速率为每时钟周期1个数据字(8位或16位);或者针对双数据速率为每时钟周期2个数据字,但是时钟速率必须减半。uPP时钟速率可以高达处理器时钟速率的一半。对于在300MHz下运行的OMAP-L138处理器,uPP时钟可以达到75MHz。这使吞吐量可以达到150MB/s。OMAP-L138处理器实际包括2个uPP接口,每个都可以单独配置。这允许我们为应用建立一个传输端口和一个接收端口,从而消除单一总线上的资源争用问题。从硬件角度看,uPP接口是一种非常简单的同步数据接口。它包含一个时钟引脚、数据引脚和若干控制引脚,用于指明有效数据和起始/等待条件。事实上,该接口可以与一些并行ADC和DAC实现无缝连接。架构因为我们的SDR需要与DSP之间进行高速数据传送,所以我们选择使用uPP端口来实现FPGA接口。我们使用一个端口作为接口的发送端,使用另一端口作为接收端。事实上,该处理系统可以同时进行发送和接收,尽管这并非系统要求。这个功能的优势在于,它允许我们在发送器和接收器之间建立循环,以进行大量的测试和调试工作。对于一个10MHz载波来说,这种调制所需的处理特性,使系统过多地将全部处理任务在OMAP-L138处理器的DSP中完成。在速度较慢的应用中,DSP可以单独满足数据速率的要求,但由于客户要求以更高的速率发送数据,所以我们需要使用FPGA来执行部分处理任务。FPGA尤其擅长以非常高的频率执行重复任务,因此,我们选择在FPGA中执行初始解调和基带处理。这样,我们就可以大量减少DSP中的数据并降低DSP的数据速率。在发送侧,DSP可以预先计算最终的射频信号,以便将有效负载数据的编码时间降至最短。因此,FPGA仅仅将发送波形数据从uPP端口发送到DAC。事实上,不使用FPGA也可以完成这项工作,但是我们在设计系统时仍将FPGA加入,以便在需要时使用。FPGA的双端口RAM中包含一个正弦或余弦查找表,用于合成接收机的本机振荡器信号。FPGA中的乘法器/累加器用于根据要求解调信号。发送处理链当ARM微处理器上的软件向DSP发出传输消息包时,发送过程将会启动。DSP对数据进行编码,使其成为扩频调制序列,并将其编入一个预先计算的已调制正弦波查找表。然后,DSP使用uPP的内置DMA引擎建立一个DMA传输,用以将数据从DSP存储器传送到DAC。FPGA则起到中间调解作用,负责向DAC和uPP提供可编程时钟,用于设置发送采样率。接收处理链接收流程连续运行。ADC样本被同步送入FPGA——通过将输入样本与正交正弦和余弦波形相乘并积分,对数据进行基带处理,从而以较低的数据速率向DSP提供同相和正交样本。这些样本被uPP DMA引擎以DMA方式送入DSP存储器,再由DSP处理剩余的扩频解调处理步骤。一旦信号被解调,得到的数据包将使用TI的DSPLink处理器之间通信库传送回ARM处理器。ARM软件接收解码数据,并通过命令接口将数据呈现给用户。使用FPGA执行接收器初始基带处理能够释放足够的DSP处理能力,从而轻松完成剩余的解调和解码工作。如果系统中的输入信号采样率显著低于60MHz,则DSP可不借助FPGA的力量,独自执行基带处理任务。该系统的初始工作使用了一个低频段(几十或几百kHz)的载频。在初始实施过程中,FPGA仅负责将数据发送至DSP,由DSP执行所有的解调功能。这种方式很奏效,但是无法达到更高采样率应用的要求。通过在FPGA中实施基带处理,我们可以在全采样率下进行数字基带处理和滤波,从而改善系统的噪声性能:这在欠采样下是无法做到的。本文小结该项目实现的原型系统已经为多个应用实施过概念验证。与理想扩频无线电的理论性能相比,该系统的性能非常优异。TI OMAP-L138 DSP+ARM处理器与FPGA的结合,实现了具有出色性能的高性价比解决方案。将DSP的部分处理负载分配给FPGA,使系统可以使用低成本、低功耗的处理器来构建,而不是由GHz级的DSP处理所有工作。uPP接口支持简单的FPGA接口功能,并且与其他可用的DSP接口相比,具有明显的性能优势。使用uPP中的DMA进行数据传送,可以进一步释放DSP资源,将DSP周期用于更加重要的工作。在OMAP-L1x平台中加入ARM处理器后,便可使用嵌入式Linux提供通信基础设施,来管理系统中的用户界面和所有的内务处理功能。此外,使用SD卡、USB驱动器或者以太网连接,可以对系统软件(ARM、DSP和FPGA)进行现场升级。因此,SDR系统的灵活性可以充分满足处理算法的发展要求。David A. Rice威廉希尔官方网站 总监Critical LinkJoseph Coombs应用工程师德州仪器
基于DSP和赛灵思Spartan-6的SDR系统设计与实现
- dsp(343841)
- SDR(50129)
相关推荐
Spartan-6 FPGA是否需要设计中的上电复位电路
您好Xilinx社区,有人能否就Spartan-6 FPGA是否需要设计中的上电复位电路给出明确的答案?在附图中,我们的设计中有这个上电复位电路。然而,我们遇到了电路问题,并决定在我们的设计中将
2019-04-18 10:15:45
Spartan-6 XC6SLX25 FTG256A和Spartan-6 XC6SLX25 FTG256B的差异是什么
嗨,我想知道是否有关于它们之间[fly]的差异的[/fly]威廉希尔官方网站
文档Spartan-6 XC6SLX25 FTG256A和Spartan-6 XC6SLX25 FTG256B看起来,差异是芯片修订版
2019-07-02 10:45:31
Spartan-6器件的可用性
有谁知道更多关于Spartan-6 XC6SLX150的可用性?我知道周围有工程样品,但我无法获得最终商业版的任何交货时间。谢谢,罗伯特以上来自于谷歌翻译以下为原文Anyone knows more
2019-05-24 13:15:09
Spartan-6的QDR接口能连接到MCB引脚吗
亲爱的论坛,我正在处理将** II SRAM连接到Spartan-6 FPGA的问题。我不是斯巴达IP核的专家,但我意识到Spartan-6没有预见到的QDR接口。但是我确信它可以做到。我遇到的唯一
2019-05-22 07:16:30
Spartan 6是否支持SDR SDRAM?
嗨,Spartan 6是否支持SDR SDRAM(单数据辐射SDRAM)?在ISE存储器接口生成器中,没有选择SDR SDRAM的选项。有没有办法在斯巴达6中使用SDR SDRAM
2019-04-16 09:33:03
Spartan-3A与Spartan-3AN 低成本谁更有优势?
设计的CCD线阵相机,基于FPGA的,现在选用一款低成本的赛灵思的FPGA芯片,Spartan-3A与Spartan-3AN到底用哪款好呢?
2014-04-02 11:23:40
赛灵思7系列采用FPGA电源模块
。ROHM与安富利公司共同开发赛灵思7系列FPGA及Zynq®–7000 All Programmable SoC的评估套件Mini-Module Plus 用的电源模块。安富利公司已经开发出多款赛灵思
2018-12-04 10:02:08
赛灵思Spartan开发板使用困境记录 精选资料分享
赛灵思Spartan开发板使用困境记录原理图和接口主要是对照核心板的原理图,一般的接法就是赛灵思系列的单片机,连接好电源和下载器,记得预先安好驱动,驱动安装成功与否能够在设备管理器处查看。作者困境
2021-07-13 08:42:10
赛灵思FPGA原理图例子之s3astarter
`赛灵思FPGA原理图例子之s3astarter 赛灵思一向是FPGA领域里的领先者,运用FPGA需要深入的理解它的工作原理,小编亲子整理了s3astarter 的经典fpga原理图分享给电子工程师们。赛灵思FPGA原理图例子之s3astarter [hide][/hide]`
2012-03-16 10:41:19
赛灵思FPGA对DLP数字影院投影仪产生了哪些影响?
赛灵思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP数字影院投影仪产品,均采用了赛灵思Virtex®-5 FPGA系列产品。
2019-08-19 07:12:03
赛灵思FPGA该怎么应对内窥镜系统架构的挑战?
什么是赛灵思FPGA?如何帮助内窥镜制造商克服复杂的设计约束,生产出极具竞争优势的产品?如何帮助他们成功构建外形小巧的低功耗内窥镜摄像头、高性价比的摄像机控制单元(CCU),以及多功能、低成本的图像管理设备?
2019-09-17 06:31:55
赛灵思Virtex-6 HXT FPGA ML630提供参考时钟电路图
赛灵思Virtex-6 HXT FPGA ML630评估套件采用SiTime电子发烧友振具体型号为:SIT9102AI-243N25E200.0000,而目前针对这一型号sitime推出了抖动更低
2014-11-17 15:07:35
赛灵思公司亚太区销售与市场副总裁给XILINX客户的信
推向一个又一个新的高度。与此同时,赛灵思还将一如既往地不断为您提供最好的产品、威廉希尔官方网站
和支持,期待着在激烈的市场竞争中与您密切合作,借助赛灵思成功的28nm产品和威廉希尔官方网站
优势, 强强联手,实现双方的共赢!顺祝商祺!杨飞 赛灵思公司亚太区销售与市场副总裁
2012-03-22 15:17:12
FPGA LX9 MicroBoard成为学习FPGA的另一低成本方法
发行很久了,现在机会来了。对你来说,使用Spartan-6 MicroBoard是一个完整的低成本的方法,可以熟悉赛灵思Spartan-6 FPGA的开发。它使用同一个USB端口作为电源和JTAG编程
2017-02-10 17:12:21
FPGA设计之浮点DSP算法实现【赛灵思工程师作品】
FPGA设计之浮点DSP算法实现,DSP算法是很多工程师在设计过程中都会遇到的问题,本文将从FPGA设计的角度来讲解浮点DSP算法的实现。FPGA设计之浮点DSP算法实现是赛灵思工程师最新力作,资料不可多得,大家珍惜啊1FPGA设计之浮点DSP算法实现[hide][/hide]
2012-03-01 15:23:56
FPGA设计大赛奖品介绍.iPad2+Xilinx Spartan-6开发板
`FPGA设计大赛奖品.苹果iPad2+赛灵思Xilinx Spartan-6开发板 等你拿,FPGA发烧友、工程师们,心动了么,那就赶快猛戳这里报名吧一等奖奖品:iPad2+Xilinx
2012-04-25 09:32:46
XMC4300从控制器与Spartan-6 FPGA兼容吗?
我目前正在探索将英飞凌 XMC4300 从控制器与 Xilinx Spartan-6 FPGA 集成到我们项目中的兼容性和通信协议选项。 具体来说,我想了解 XMC4300 是否适用于促进我们在
2024-03-06 07:47:12
Xilinx Spartan-6哦中multiboot的问题
各位道友好,能不能给我讲讲关于spartan-6如何配置,以此实现多boot的加载?具体想了解如何使用ISE软件来设置相关选项实现 谢谢了
2013-01-28 10:08:14
Xilinx Vertex-4 DSP应用程序xapp706是否可在Spartan-6上移植
Xilinx Vertex-4 DSP应用程序xapp706是否可在Spartan-6上移植,DSP切片接口已发生变化,我相信样本中可能需要进行一些代码更改 - 您是否有这些特定的更改?我是否需要
2019-07-04 15:36:07
Xilinx赛灵思FPGA威廉希尔官方网站 及应用线上公开课
` 本帖最后由 MGJOY 于 2017-4-10 15:07 编辑
本周三,4月12日,赛灵思FPGA威廉希尔官方网站
及应用线上公开课。欢迎大家观看、学习交流~分享主题【赛灵思FPGA人工智能领域威廉希尔官方网站
及应用】嵌入式视觉领域威廉希尔官方网站
和解决方案机器学习方面的威廉希尔官方网站
和解决方案ADAS/自动驾驶方面的应用`
2017-04-10 15:06:16
Xilinx公司产品导购手册
Xilinx公司产品导购手册Xilinx(赛灵思)相关产品介绍• Virtex-6 FPGA(XC6V)• Virtex-5 FPGA(XC5V)• Virtex-II FPGA(XC2V
2012-02-28 16:43:31
“赛灵思”抢楼活动第二轮,中奖楼层公布!
`{:4_122:}{:4_122:}抢楼啦!!“赛灵思”抢楼活动第二轮中奖楼层公布号外号外{:4_104:}:为了答谢各位坛友们的大力支持,我和我的小伙伴们决定在增加5个中奖楼层,让各位中奖的几率
2013-10-11 10:40:34
【AD新闻】赛灵思新CEO访华绘蓝图,7nm ACAP平台要让CPU/GPU难企及
的规划者。”个人资料显示,Victor Peng于2008年加入赛灵思,在公司产品线和服务方面引领了行业领先的战略和威廉希尔官方网站
转型,实现了从28nm,20nm到16nm连续三代核心产品的领导地位,并在集成度
2018-03-23 14:31:40
【PYNQ-Z2申请】基于赛灵思PYNQ-Z2平台的图像实时力学测量
PYNQ-Z2平台完善该项目的开源设计,并进一步提升性能。项目计划①根据文档,对赛灵思PYNQ-Z2快速入门②通过学习赛灵思PYNQ-Z2的软件和系统,了解实际应用案例,熟悉开发过程③基于赛灵思PYNQ-Z2
2019-01-09 14:49:25
为Altium Designer新增Xilinx Spartan-6 FPGA支持
【摘要】:<正>Altium继续为电子产品设计人员扩大器件选项。目前,最新版Altium Designer可提供Xilinx Spartan-6器件系列的全面支持
2010-04-24 10:07:11
为什么说赛灵思已经远远领先于Altera?
Altera和赛灵思20年来都在FPGA这个窄众市场激烈的竞争者,然而Peter Larson基于对两个公司现金流折现法的研究表明,赛灵思是目前FPGA市场的绝对领先者。
2019-09-02 06:04:21
什么是赛灵思丰富目标设计平台?
今年年初,赛灵思率先在FPGA领域提出目标设计平台概念,旨在通过选用开放的标准、通用的开发流程以及类似的设计环境,减少通用工作对设计人员时间的占用,确保他们能集中精力从事创新性的开发工作。
2019-08-13 07:27:15
使用赛灵思MATLAB & Simulink Add-on插件面向Versal AI引擎设计
赛灵思 MATLAB & Simulink Add-on插件是将 ModelComposer 和 System Generator forDSP完美结合的统一工具。
2021-01-28 06:33:40
回收Xilinx芯片 收购赛灵思芯片
回收Xilinx带板芯片, 回收工厂赛灵思XILINX系列IC:XC3S1500FGG676EGQ、XC5VLX50-1FFG676、XC5VLX110-1FFG676C
2021-12-17 10:02:19
在spartan-6 GTP中RXRECCLK的抖动是多少
我想知道在spartan-6 GTP中RXRECCLK的抖动是多少。有没有文件描述这个问题?我打算分发系统时钟,但我不知道从GTP的RX恢复时钟的性能。我的想法是:我使用系统时钟(相当不错,抖动以下
2019-07-01 13:31:36
在赛灵思FPGA中使用ARM及AMBA总线
国外的融合威廉希尔官方网站
专家展示了一项基于FPGA的数据采集系统,用于合成孔径成像威廉希尔官方网站
。采用了Xilinx ISE设计软件,支持ARM AMBA AXI4接口。文风犀利,观点新颖,FPGA中使用ARM及AMBA总线中不可多得的资料在赛灵思FPGA中使用ARM及AMBA总线[hide][/hide]
2012-03-01 15:48:17
基于赛灵思FPGA的EtherCAT主站运动控制
基于赛灵思的FPGA的EtherCAT主站总线控制 ,论坛有做运动控制这方面的威廉希尔官方网站
吗?目前我已实现带32轴同步运行,同步抖动±75ns,控制精度125us。感兴趣的可以一起探讨下
2018-07-23 12:00:39
基于赛灵思FPGA的卷积神经网络实现设计
作者:Nagesh Gupta 创始人兼 CEOAuviz Systems Nagesh@auvizsystems.com凭借出色的性能和功耗指标,赛灵思 FPGA 成为设计人员构建卷积神经网络
2019-06-19 07:24:41
如何实现用于Spartan-6中时钟选择的MUX?
你好,我正在使用Spartan-6进行设计。我有一个输入系统时钟(UCLK),我将输入发送到PLL以生成5个不同的输出:UCLK_IBUFG_inst:IBUFG端口映射(O => iUCLK
2019-11-04 09:11:08
如何利用赛灵思28纳米工艺加速平台开发?
全球可编程逻辑解决方案领导厂商赛灵思公司 (Xilinx Inc.) 宣布,为推进可编程势在必行之必然趋势,正对系统工程师在全球发布赛灵思新一代可编程FPGA平台。和前代产品相比,全新的平台功耗降低
2019-08-09 07:27:00
如何替换Spartan-6代码中的BUFGDLL?
嗨!我有一个用于Spartan-3(带有Opal Kelly XEM3001板)的项目,并尝试将其移植到Spartan-6(Opal Kelly XEM6001)。大多数事情似乎都有效,除了这部
2019-06-26 08:56:45
开发一个基于Spartan-6的定制FPGA板
嗨, 我想开发一个基于Spartan-6的定制FPGA板,只需FPGA,DDR2 RAM,JTAG和GPIO。稍后我想添加一个RF前端来实现软件定义的无线电。Xilinx是否有一个程序来帮助个人
2019-05-21 14:03:21
怎么编程atlys Spartan-6?
最近,我再见了Spartan-6。我想要编程。首先,我决定使用它的网站演示,但当我下载,我找不到任何程序文件。我应该怎么编程呢?程序文件是什么类型的?我的意思是我应该在ise中编写vhdl代码然后
2019-08-30 08:34:53
推荐用于Spartan-6的SPI Flash
我花了两个小时为Spartan-6设备寻找支持/推荐的SPI闪存。谁能指出我正确的文件?谢谢以上来自于谷歌翻译以下为原文I have spent two hours looking
2019-05-29 09:30:32
提交FPGA设计方案,赢取赛灵思FPGA开发板
/activities/fpga/全程参与比赛还有更多奖品等你来拿:一等奖奖品:iPad2+Xilinx Spartan-6开发板 二等奖奖品:Xilinx Spartan-6开发板 三等奖奖品:电子发烧友T恤+赛灵思FPGA杂志/其他小奖品
2012-07-06 17:24:41
玩转FPGA 赛灵思(xilinx)FPGA设计大赛圆满结束
三等奖奖品: 电子发烧友T恤+赛灵思小礼品 大赛获奖名单 一等奖 姚佳毅(yjysdu)——车牌定位号与识别系统 二等奖 马崇鹤(lerking) ——基于FPGA
2012-09-06 11:52:48
玩转FPGA 赛灵思(xilinx)FPGA设计大赛获奖名单!!!
Spartan-6开发板 二等奖奖品: Xilinx Spartan-6开发板 三等奖奖品: 电子发烧友T恤+赛灵思小礼品 大赛获奖名单 一等奖 姚佳毅(yjysdu)——车牌
2012-09-06 11:54:16
玩转FPGA,赛灵思FPGA设计大赛开赛啦
与威廉希尔官方网站
学院教授史治国:浙江大学信息与电子工程学系副教授徐文波:毕业于北京邮电大学硕士研究生,FPGA图书作者活动奖品一等奖二等奖三等奖幸运奖1名5名10名若干iPad2+Xilins Spartan-6开发板Xilins Spartan-6开发板电子发烧友T恤赛灵思官方期刊杂志`
2012-04-23 09:31:16
玩转FPGA,赛灵思FPGA设计大赛活动细则,参赛必看
)二等奖:Xilinx Spartan-6开发板(5名)三等奖:电子发烧友T恤(10名)小奖品:赛灵思官方期刊杂志【活动时间及流程】4月23日—7月31日报名阶段:4月23日至7月20日期间,参赛者报名
2012-04-24 14:40:58
请教一个SPARTAN-6的问题。
我用的FPGA是SPARTAN-6,将ADC的输出引进FPGA中,在FPGA中通过chipscope可以看到ADC的数据。我的问题是:我将同一个程序烧两次,在chipscope中看同一个数据,发现第一次和第二次的值不一样。但是理论上是一样的才正确,为什么会不一样呢?
2014-12-08 19:42:01
请问SPARTAN-6的平台电缆USB是否支持?
我已经设计了一个基于SPARTAN 6XC6SLX150-CSG484器件的定制FPGA板。我正在使用USB平台电缆对设备进行编程。 JTAG连接是正确的,并使用spartan-6的JTAG配置指南
2019-08-08 09:40:56
请问Spartan-6 IO引脚允许的最大电流是多少?
嗨,大家好!当我查看Spartan-6数据表时,我看到了绘制电流的几个定义。根据数据表终止,有ICICQ,ICCOQ和ICCAUXQ。有人知道每个symnbols是什么意思吗?以及它们是否与主题相关
2019-07-02 07:50:01
请问spartan-6芯片运行arm软核是否有Xilinx的许可?
我想在spartan-6芯片上运行arm软核,是否有Xilinx的许可?以上来自于谷歌翻译以下为原文I'd like to run arm soft core on a spartan-6 chip, is there a license from Xilinx for this?
2019-07-11 09:09:59
请问哪里可以找到显示Spartan-6器件所需配置位数的表?
我正在寻找一个显示Spartan-6器件所需配置位数的表,我找到了Spartan-3和Virtex但不是Spartan-6的表。有谁知道我在哪里可以找到这个?
2019-08-01 07:53:05
选择赛灵思(Xilinx)FPGA 7系列芯片的N个理由
电子发烧友网讯:赛灵思FPGA 7系列芯片正以燎原之势席卷整个行业。在本文,电子发烧友网小编将带领大家一起走近Xilinx的FPGA 7系列芯片,从全新FPGA 7系列芯片的介绍、芯片优点、芯片
2012-09-06 16:24:35
采用FPGA实现DisplayPort详细教程【赛灵思内部资料】
思公司高级产品营销经理 Neal KendallQuantum Data市场营销经理采用FPGA实现DisplayPort详细教程【赛灵思内部资料】[hide][/hide]
2012-03-01 11:10:18
高价回收赛灵思系列IC
高价回收赛灵思系列IC长期回收赛灵思系列IC,高价求购赛灵思系列IC。深圳帝欧长期回收ic电子料,帝欧赵生***QQ1816233102/879821252邮箱dealic@163.com。帝欧回收
2021-04-06 18:07:50
:“玩转FPGA 赛灵思(xilinx)FPGA设计大赛”获奖奖品展示
Spartan-6开发板 三等奖奖品: 电子发烧友网T恤+赛灵思小礼品 那接下来我们就展示一下奖品阵容吧!先给大家看看我们的iPad 2吧。图 一等奖奖品之iPad 2#p#赛灵思Spartan-6开发板
2012-09-06 14:33:50
用Spartan-6和Virtex-6设计——赛灵思培训课程
此课程将教会你:1)描述Spartan-6 和Virtex-6 FPGA的6输入LUT和CLB建设的所有功能;2)指定Spartan-6 和Virtex-6的CLB资源和可用的Slice配置;3)定义可用的RAM和DSP资源块;4)正确设计I/O块和S
2010-12-14 15:09:480
赛灵思推出最新Virtex-6/Spartan-6 FPGA
赛灵思推出最新Virtex-6/Spartan-6 FPGA 连接开发套件
近日,赛灵思公司(Xilinx, Inc. )宣布推出最新Virtex-6 和 Spartan-6 FPGA连接开发套件,该套件将为客户提供一个综合的、易用的
2009-12-15 08:42:01978
Spartan-6 FPGA工业影像目标设计平台(Xilin
Spartan-6 FPGA工业影像目标设计平台(Xilinx推出)
Xilinx推出赛灵思Spartan-6 FPGA工业影像目标设计平台,为低成本、低功耗的工业影像系
2010-03-23 11:35:43809
基于Spartan-6 FPGA的SP605开发板解决文案
Xilinx 公司的Spartan-6 FPGA是目标设计平台,提供集成的软件和硬件,有利于设计集中力量进行新产品创新. Spartan-6 FPGA包括LX 和LXT等13个系列, 逻辑单元从3,840 到147,443, 而功耗比以前的Spartan
2010-05-31 14:35:133640
高清开箱图赏析:揭秘赛灵思Spartan-6 LX9开发板
电子发烧友网讯:本内容介绍了安富利Spartan-6 LX9开发板的高清开箱图,Spartan-6 LX9开发板是基于赛灵思Spartan-6 FPGA的一款开发板,低价位的Spartan-6 LX9 MicroBoard 对于那些专注于Microblaze嵌入
2012-09-06 14:23:329051
一文详解Spartan-6系列IO Tile结构
对Spartan-6系列FPGA来说,一个IO Tile包括2个IOB、2个ILOGIC、2个OLOGIC、2个IODELAY。 图 1Spartan-6系列IO Tile结构图 图 2Spartan-6 FPGA I/O Banks。
2018-07-14 06:50:007731
安富利Spartan-6 LX9 Microboard开发教程
低价位的Spartan-6 LX9 MicroBoard对于那些专注于Microblaze嵌入式应用和Spartan-6器件的工程师来说是一个很好的解决方案。这个套件提供了几个预建好的Microblaze嵌入式系统,客户可以像使用其他标准微处理器一样开始软件开发工作。
2018-06-06 02:45:003209
Xilinx Spartan-6系列封装概述和管脚分配
Spartan-6系列具有低成本、省空间的封装形式,能使用户引脚密度最大化。所有Spartan-6 LX器件之间的引脚分配是兼容的,所有Spartan-6 LXT器件之间的引脚分配是兼容的,但是Spartan-6 LX和Spartan-6 LXT器件之间的引脚分配是不兼容的。
2018-07-01 10:48:008824
如何使用Xilinx Spartan-6的物流解决方案
该演示展示了Prodrive引导的vechile如何使用Xilinx Spartan-6为仓库和生产提供灵活的物流解决方案,从而实现功能安全。
2018-11-27 06:23:002206
ISE 14.7 for Spartan-6 FPGA的使用
了解如何轻松地开始在Windows10上使用ISE 14.7 for Spartan-6 FPGA。
只需单击几下即可安装并启动。
2018-11-26 06:09:004386
Avnet Spartan-6 FPGA DSP开发套件的性能特点与应用介绍
Xilinx Spartan-6 FPGA DSP套件支持所有主流DSP设计输入方法,加速有经验用户的开发,同时通过利用可重复使用的设计基础设施(包括......)简化新用户对FPGA的采用。
2018-11-22 06:40:003490
Spartan-6 FPGA中的DCM功能介绍
了解如何描述Spartan-6 FPGA中的全局和I / O时钟网络,描述时钟缓冲器及其与I / O资源的关系,描述Spartan-6 FPGA中的DCM功能。
2018-11-22 06:10:004862
spartan-6 FPGA DSP48A1芯片的详细资料介绍
本用户指南详细介绍了Spartan®6 FPGA中DSP48A1芯片的功能。
本章提供了Spartan-6 FPGA(DSP48A1芯片)中数字信号处理(DSP)元件的威廉希尔官方网站
细节。每个DSP
2019-02-15 14:42:3831
Spartan-6 FPGA的配置教程说明
Spartan-6 FPGA 利用CCL 支持布线线路与逻辑单元之间的可配置互联功能。Spartan-6 FPGA 是易失性器件- 电源移除时,不能保留原有配置。为了配置Spartan-6
2020-01-10 15:28:5125
从Spartan-6到Spartan-7 FPGA的迁移过程
电子发烧友网站提供《从Spartan-6到Spartan-7 FPGA的迁移过程.pdf》资料免费下载
2023-09-14 15:15:364
评论
查看更多