在固定电路板尺寸的情况下,如果设计中需要更多的功能,往往需要增加PCB的轨道密度,但这可能会导致轨道的相互干扰增强,轨道也是如此薄,使阻抗无法降低。 。在设计高速,高密度PCB时要注意串扰干扰,因为它对时序和信号完整性有很大影响。以下是一些注意事项:
1.控制迹线特征阻抗的连续性和匹配。
2。跟踪空间。通常看到的间距是线宽的两倍。仿真可用于了解走线间距对时序和信号完整性的影响,并找出可容许的最小空间。结果可能因芯片而异。选择适当的终止方法。避免上下相邻层的运行方向相同,或者甚至相互重叠,因为串扰大于同一层中相邻线的串扰。
3.使用盲/埋通孔来增加轨道面积。然而,PCB板的制造成本将增加。在实际实现中实现完全并行性和相同长度确实很困难,但仍然尝试这样做。
4.可以保留差分终端和共模终端,以减轻对时序和信号完整性的影响。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
PCB设计
+关注
关注
394文章
4689浏览量
85699 -
高速PCB
+关注
关注
4文章
93浏览量
25025 -
华强pcb线路板打样
+关注
关注
5文章
14629浏览量
43056
发布评论请先 登录
相关推荐
高速高密度PCB设计的关键威廉希尔官方网站 问题是什么?
本文介绍高速高密度PCB设计的关键威廉希尔官方网站
问题(信号完整性、电源完整性、EMC /EM I和热分析)和相关EDA威廉希尔官方网站
的新进展,讨论高速高密度
发表于 04-25 07:07
高速高密度PCB设计的新挑战概述
高速高密度PCB设计的新挑战概述
如何利用先进的EDA工具以及最优化的方法和流程,高质量、高效率的完成设计,已经成为系统厂商和设计工程师不得不
发表于 03-13 15:16
•536次阅读
高速高密度PCB的RE问题
随着信号上升时间(下降时间)越来越短, PCB 的RE越来越严重,已逐步成为影响产品EMC性能的重要因素之一,PCB设计过程中必须采取综合措施抑制RE。从高速高密度
发表于 08-15 10:41
•0次下载
PCB设计中管理高密度通孔的需求设计
不同的类型和尺寸。这些通孔中的每一个都需要进行管理[链接到管理约束条件],以便正确使用它以确保最佳的电路板性能和无错误的可制造性。让我们仔细研究一下PCB设计中管理高密度通孔的需求以及如何做到这一点。 驱动
如何看待高密度PCB设计的DFM规则
高密度PCB设计遵循在集成电路中看到的相同趋势,在集成电路中,更多功能封装在更小的空间中。这些板上较小的间距使精确制造变得更加困难,这对您的高密度PCB设计提出了重要的DFM规则。 现
高速(>100MHz)高密度PCB设计技巧分享
PCB设计中的技巧? 在设计高速高密度PCB时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal inte
发表于 06-24 16:01
•869次阅读
高密度PCB设计中的技巧
在设计高速高密度PCB时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方:
评论