0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

三个步骤,PCB设计信号等长分析

电子工程师 来源:lp 2019-03-19 17:30 次阅读

三个步骤,PCB设计信号等长分析

01什么是PCB信号等长处理?

在做pcb设计时,为了满足某一组所有信号线的总长度满足在一个公差范围内,通常要使用蛇形走线将总长度较短的信号线绕到与组内最长的信号线长度公差范围内,这个用蛇形走线绕长信号线的处理过程,就是我们俗称的PCB信号等长处理。

02为什么要等长?

一般在PCB设计时,进行信号等长处理的原因有以下几个。

❶ 一般做等长是为了满足系统对信号组的等时,即为了满足此组内信号的时序须满足系统要求。比如对于DDR,其数据信号每8位一组,做+/-25mil处理,如果此组信号等长没有在此公差范围内,信号线长度相差太大,会导致其相对延时较长,最终导致DDR运行速率不高。

但是我们做设计时有时发现DDR器件等长没有做,其成品也可正常运行,并没产生影响,原因一般是系统软件对此信号做了延时处理,软件上做了时序控制。对于带状线来说,每1ps延时对应的走线长度是6mil左右,所以一般信号组长度每相差6mil,其总延时在1ps。一般我们做设计时等长并不用控制的太小,控制到+/-10mil左右就已经很好了。+/-10mil 等长和+/-1mil 等长,在时间上的差异不超过 4ps,一般的IC信号裕量都不止4ps,所以做等长时没必要控制的过小,从而导致自己设计走线困难。

❷差分信号(差分信号分析可查看我们的公众号往期文章)等长是为了满足相位,一对差分信号相位相差180度,如果长度相差太大,会导致其相位偏移过大。

03PCB设计时等长处理方法

❶设计时我们首先要看器件的数据手册,根据数据手册获取需要等长的信号及其等长范围。对于常规的信号,如DDR、网口、HDMI信号等内容,可根据设计经验进行等长。

❷在做等长之前,要先找到需要做等长的信号组中的最长的信号线,想办法将其缩短,以减短此组内所有信号线的长度及其他信号线所需要绕线的长度。

❸等长处理时要考虑好空间较小位置信号的绕线,尽量先调走其附近信号,将此部分信号处理,以免做到最后其绕线空间不够,等长不出来。

❹ 绕等长时,其蛇形线边缘间距一般要保持3W,即3倍线宽大小,如果空间限制,至少要做到2W。

❺对于差分信号,其等长误差一般控制为+/-5mil,绕等长的位置在产生长度误差的一端,绕的波形为小波形。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23099

    浏览量

    397846
  • 信号线
    +关注

    关注

    2

    文章

    172

    浏览量

    21468
  • 差分信号
    +关注

    关注

    3

    文章

    378

    浏览量

    27684

原文标题:【威廉希尔官方网站 干货】PCB设计信号等长分析——郑振宇老师分享

文章出处:【微信号:FANYPCB,微信公众号:凡亿PCB】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    降低PCB设计风险的三个技巧

    PCB设计过程中,如果能提前预知可能的风险,提前进行规避,PCB设计成功率会大幅度提高。很多公司评估项目的时候会有一PCB设计一板成功率的指标。
    发表于 12-12 14:33 1842次阅读

    PCB设计规则——等长 的体会

    等长PCB设计的时候经常遇到的问题。存储芯片总线要等长,差分信号等长。什么时候需要做等长
    发表于 12-01 11:00

    基于信号完整性分析PCB设计流程步骤

     基于信号完整性分析PCB设计流程如图所示。  主要包含以下步骤:  图 基于信号完整性分析
    发表于 09-03 11:18

    三个方面介绍EMC的PCB设计威廉希尔官方网站

    电流问题来自于参考平面的裂缝、变换参考平面层、以及流经连接器的信号。跨接电容器或是去耦合电容器可能可以解决一些问题,但是必需要考虑到电容器、过孔、焊盘以及布线的总体阻抗。本讲将从PCB的分层策略、布局技巧和布线规则三个方面,介绍
    发表于 05-21 06:21

    PCB设计如何绕等长

    PCB设计如何绕等长?阻抗会对信号速度产生影响吗?
    发表于 03-06 08:47

    基于信号完整性分析PCB设计解析

    基于信号完整性分析PCB设计流程如图所示。 主要包含以下步骤: 图基于信号完整性分析的高速
    发表于 12-04 10:46 0次下载
    基于<b class='flag-5'>信号</b>完整性<b class='flag-5'>分析</b>的<b class='flag-5'>PCB设计</b>解析

    PCB设计中绕等长线的方法和技巧

    等长走线的目的就是为了尽可能的减少所有相关信号PCB 上的传输延迟的差异。至于 USB/SATA/PCIE 等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。数
    发表于 04-26 15:27 1.1w次阅读
    <b class='flag-5'>PCB设计</b>中绕<b class='flag-5'>等长</b>线的方法和技巧

    PCB设计三个原则之间的影响与优势分析

    发现如何正确使用 PCB 规则和布线以最大限度地减少返工。在本研讨会中,我们将展示 PCB 设计的这三个原则如何相互影响,以及如何利用它们发挥您的优势,降低成本,加快产品上市时间。
    的头像 发表于 05-15 06:39 2082次阅读
    <b class='flag-5'>PCB设计</b>的<b class='flag-5'>三个</b>原则之间的影响与优势<b class='flag-5'>分析</b>

    展示PCB设计三个R是如何相互作用

    发现PCB和路由规则的正确使用可以减少回修。在这个网络研讨会,我们将向您展示如何PCB设计三个R的相互影响,以及如何使用它们来你的优势,降低成本,提高投放市场的时间。
    的头像 发表于 10-12 07:04 3400次阅读

    PCB设计等长走线的目的是什么

    PCB设计中,等长走线主要是针对一些高速的并行总线来讲的。 由于这类并行总线往往有多根数据信号基于同一时钟采样,每个时钟周期可能要采样两次(DDRSDRAM)甚至4次,而随着芯片运
    的头像 发表于 10-24 09:29 9623次阅读

    PCB设计工程师浅谈绕等长的概念

    1.关于等长 第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。 不知道从什么时候起,绕等长成了一种时尚,也成了PCB设计
    的头像 发表于 01-20 12:11 5684次阅读
    <b class='flag-5'>PCB设计</b>工程师浅谈绕<b class='flag-5'>等长</b>的概念

    PCB设计中如何实现等长走线

    PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随
    的头像 发表于 11-22 11:54 2w次阅读

    高速电路信号完整性分析与设计—PCB设计1

    高速电路信号完整性分析与设计—PCB设计1
    发表于 02-10 17:31 0次下载

    高速电路信号完整性分析与设计—PCB设计2

    高速电路信号完整性分析与设计—PCB设计2
    发表于 02-10 17:34 0次下载

    PCB设计中常见的走线等长要求

    PCB设计中常见的走线等长要求
    的头像 发表于 11-24 14:25 3540次阅读
    <b class='flag-5'>PCB设计</b>中常见的走线<b class='flag-5'>等长</b>要求