0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DAC3484/DAC3482——16位DAC,将功耗锐降65%

电子设计 2018-08-31 04:35 次阅读

DAC3484是德州仪器推出的业界最低功耗的4通道16位DAC(数模转换器)。该款产品在1.25GSPS速率下比速度最接近的4通道DAC快25%,而每通道功耗仅为250mW,比性能最接近的同类竞争产品低65%.此外,DAC3484还比其它4通道DAC解决方案小40%,并支持高达250MHz的宽带功率放大器线性化。具有更高输入总线的DAC34H84或双通道DAC3482可支持高达500MHz的线性化带宽。德州仪器中国区interwetten与威廉的赔率体系 器件事业部现场应用工程师冷爱国表示,DAC3484应用的范围在无线的领域当中更加广泛。

DAC3484功耗比性能最接近的同类竞争产品低65%

首款多行QFN封装散热性占优

据介绍,这是首款采用多行QFN封装的器件。传统的QFN封装外面只有一排,而这款产品是第一款有两排拼角的器件,相比单排拼角,它的散热性会比较好,I/O密度比较好,占位面积比较小,我们是88引脚、9×9毫米封装,所以可以看到它的优势是非常大的。

首款采用多行QFN封装的器件

TI高性能模拟业务部高级副总裁SteveAnderson指出:"无线基站制造商面临的挑战是需不断推出既可确保低功耗,又能突破带宽与性能限制的系统。DAC3484及其两款关联DAC可帮助设计3G、LTE及WiMAX基站、宽带中继器以及软件定义无线电的客户优化系统,以更小的封装实现低功耗。"

主要特性与优势

·16位交错式1.25GSPS输入可将I/O数量锐减一半,从而可降低FPGA成本,简化电路板布线;

·9毫米x9毫米多行QFN封装可实现更高密度的主发送器与分集发送器;

·低抖动2x至32x锁相环路无需外部低抖动时钟乘法器来匹配内插速率;

·2x至16x内插与两个独立32位NCO(数控振荡器)可降低FPGA的接口速率与成本,并可为频率规划提供高度的灵活性;

·连接直接上变频无线电的TRF372017等IQ调制器时,系统校准的失调、增益、群延迟以及相位控制可大幅提升宽带信号的边带抑制。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
收藏 人收藏

    评论

    相关推荐

    EVM DAC3482无法配置是什么原因导致的?

    最近在使用贵公司EVM DAC3482时之前都好好的 都是使用DAC348x-GUI进行配置参数,但是昨天突然出现无法进行配置情况,板子连上电脑后所用默认参数归零,无法Load Regs 也无
    发表于 01-03 06:24

    使用dac3484做窄带25khz,输出有失真现象的原因?

    你好!我们使用dac3484,做窄带25khz,发现如果没有输入信号,或者输入信号很小-110dbm以下时,输出有失真现象,能否帮忙分析下原因。
    发表于 12-24 06:28

    DAC3482想要每次上电数据经过DAC芯片的时延一致,一只没能成功是哪里的问题?

    参考了DAC3482及相关芯片的数据手册,同时也参考了官网的手册slaa584是介绍DAC348X设备配置和同步,其中主要涉及到的是FIFO、数据格式、时钟分频器、double buffered
    发表于 12-23 08:06

    DAC3482内部的FIFO作用是什么?

    我现在正在使用DAC3482芯片,想请教一下其内部的FIFO作用是什么? FIFO读写指针分别由DATACLK和DACCLK(或其分频)来驱动,用于“缓冲”的作用,我有两种理解: 1.只能缓冲读写
    发表于 12-23 07:06

    使用DAC3482 fifo同步失败的原因?怎么处理?

    最近在使用DAC3482芯片,使用AD9517提供DACCLK P/N(30M),然后使用3482内部PLL产生480M的DACCLK,相关分频器M=16,N=1,OSTR=30M;另外
    发表于 12-23 06:02

    DAC3482在字输入模式下,FIFO的输出时钟速率为什么是DACCLK/2/插值因子?

    下图是DAC3482中描述FIFO模块的附图,想问下这里在字输入模式下,FIFO的输出时钟速率为什么是DACCLK/2/插值因子?
    发表于 12-20 16:31

    DAC3482的I通道输出电路,传输线变压器有什么作用?

    下图是DAC3482的I通道输出电路,这里T11是1:1的传输线变压器,T4是4:1的变压器。如果IOUTA2是20mA,IOUTA1是0mA,求分析下此时IOUTA2输出是多少,为什么?这里的传输线变压器有什么作用?前面两个100欧电阻中间接地有啥作用?
    发表于 12-20 07:50

    DAC3482最小数据输入速率是为什么是125MSPS?

    下图是DAC3482 datasheet中关于其应用的一段内容,它举例说如果DAC总的信号输出带宽是100Mhz,I,Q各50M,滤波器的可用带宽是输入带宽的40%,那么最小数据输入速率
    发表于 12-20 06:55

    DAC3482在按字宽度输入模式下,为啥SYNC信号每16*n个FIFO采样重复一次?

    下图是DAC3482 中FIFO的说明。该FIFO的深度是8。在按字宽度输入模式下,为啥SYNC信号每16*n个FIFO采样重复一次?按照我的理解SYNC信号是用来重置FIFO写指针的,FIFO深度是8,那SYNC信号就应该每8*n个FIFO采样重复一次啊,和输入模式无
    发表于 12-20 06:04

    DAC3482存在杂散怎么解决?

    当前DTRU产品中使用了DAC3482,故障率达到12%,从FPGA侧IQ数据到达DAC3482,从3482出口处测量到的信号,发现近端存在杂散。具体见下图所示。 另外做了如下实验: 1、
    发表于 12-16 06:23

    请问DAC3484的四个通道可以独立使用吗?如何实现?

    请问DAC3484的四个通道可以独立使用吗?如何实现?谢谢
    发表于 11-22 07:14

    DAC8571小型低功耗16电压输出DAC数据表

    电子发烧友网站提供《DAC8571小型低功耗16电压输出DAC数据表.pdf》资料免费下载
    发表于 07-26 09:13 0次下载
    <b class='flag-5'>DAC</b>8571小型低<b class='flag-5'>功耗</b>、<b class='flag-5'>16</b><b class='flag-5'>位</b>电压输出<b class='flag-5'>DAC</b>数据表

    DAC3482双通道、16、1.25GSPS数模转换器(DAC)数据表

    电子发烧友网站提供《DAC3482双通道、16、1.25GSPS数模转换器(DAC)数据表.pdf》资料免费下载
    发表于 07-22 10:37 0次下载
    <b class='flag-5'>DAC3482</b>双通道、<b class='flag-5'>16</b><b class='flag-5'>位</b>、1.25GSPS数模转换器(<b class='flag-5'>DAC</b>)数据表

    DAC8574低功耗、四通道、16缓冲电压输出DAC数据表

    电子发烧友网站提供《DAC8574低功耗、四通道、16缓冲电压输出DAC数据表.pdf》资料免费下载
    发表于 06-20 16:27 0次下载
    <b class='flag-5'>DAC</b>8574低<b class='flag-5'>功耗</b>、四通道、<b class='flag-5'>16</b><b class='flag-5'>位</b>缓冲电压输出<b class='flag-5'>DAC</b>数据表

    DAC3484四通道161.25GSPS数模转换器(DAC)数据表

    电子发烧友网站提供《DAC3484四通道161.25GSPS数模转换器(DAC)数据表.pdf》资料免费下载
    发表于 06-20 14:14 0次下载
    <b class='flag-5'>DAC3484</b>四通道<b class='flag-5'>16</b><b class='flag-5'>位</b>1.25GSPS数模转换器(<b class='flag-5'>DAC</b>)数据表