0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

保证以太网通信质量,先从硬件设计入手!

UtFs_Zlgmcu7890 来源:互联网 作者:佚名 2018-07-19 09:09 次阅读

本文导读

以太网频繁出现通信异常、丢包等现象,是否会想到是硬件电路设计问题?成熟的以太网电路设计看似简单,但如何保证通信质量,在通信异常时如何快速定位问题,本文将通过实际案例来讲述网络通讯异常的解析过程和处理方案。

一、案例情况

一日,核心板基于TI公司的DP83848KSQ PHY芯片二次开发时搭建一路百兆以太网电路,在研发测试阶段,发现以太网电路频繁出现通信异常,表现为工作一段时间后网络自动掉线,无法重连。多台样机均表现出同样的现象,于是研发展开一系列的问题定位。

二、现场排查

软硬件工程师开始各自的问题定位,本文则谈谈硬件问题定位。

1、电源电路测试

首先先确定电源电路情况,测试PHY芯片工作时和通信异常时的供电电源的电压,电源电压稳定,无跌落,电平为3.3V;其次测试纹波噪声,测试结果也满足要求。电源电路影响暂可以排除。

2、原理图检查

然后从原理图下手,检查PHY芯片的外围电路和对照处理器的引脚顺序,如图1所示,外围电路接线无误,设计符合设计规范。继续检查以太网的变压器电路,如图2所示,该电路也符合设计规范。原理图设计基本可以排除。

图1 PHY芯片外围电路图

图2 变压器外围电路图

3、样机电路测试

  • 时钟信号测试:时钟信号幅值、频率、上升下降时间、占空比等参数均满足要求。

  • 时序测试:数据信号和控制信号的时序裕量均满足手册要求。

  • 数据信号波形测试:在信号测试时,发现PHY芯片的数据信号和控制信号有异常的波形,如下图3、4所示:

图3 RMII_RXD信号

图4 RMII_TXD信号

图5 PHY芯片的IO参数信息

图6 处理器芯片的IO参数信息

从图3和图4可以看出,处理器与PHY端之间的数据信号出现信号完整性问题-反射,均存在振铃和过冲问题,且过冲的幅值已超出芯片可接受范围(芯片与处理器的以太网IO均为3.3V供电),可能会导致IO口永久性的损坏,且易产生EMI问题。

于是查看原理图设计,发现信号线和控制线上均没有串接电阻,同时PCB上单端信号线没有做等长和50Ω的阻抗,信号传输过程中感受到阻抗突变,导致信号产生反射,继而产生过冲和振铃现象。

4、以太网差分电路

差分电路的测试主要是通过物理层一致性测试,通过一致性测试评估差分信号的信号质量。本次测试的目的是为了进一步分析差分信号的设计是否满足要求。测试结果如下:

图7 物理层一致性测试结果

图8 以太网眼图模板测试结果

从图7和图8可以看出,物理层一致性测试结果为Fail,测试不通过的项主要是以太网眼图模板测试、负过冲测试、边沿对称度测试。从图8的测试结果可以看出,差分信号的幅值已经超出标准值,已经触碰到眼图模板。差分信号的幅值过大,可能是由于信号的反射导致。

变压器是串联在差分信号线上的用于隔离的器件,引脚就会产生寄生参数,也会产生阻抗突变,所以也是需要进行考虑的一个方面。于是先排除变压器的影响,通过更换一个不同型号的变压器,输出的结果并没有太大的差别。继续着手分析传输线的阻抗。

PCB的阻抗又可以从两方面进行分析。一是走线的阻抗,二是信号线上的匹配电阻

首先从PCB走线的阻抗进行分析,以太网的差分信号是有差分100Ω阻抗要求,本次采用的是E5071C网络分析仪进行测试,测试结果如图9所示:

图9 差分信号PCB走线阻抗测试结果

从图9看出,差分信号的PCB走线阻抗最大值为109Ω,最小值为100Ω,存在这个偏差的原因是在于差分信号线上的保护器件和匹配电阻,有器件必然就会产生焊盘,所以导致实测值与理论值偏差10Ω也是有可能的,由于在PCB设计阶段要求差分信号的走线阻抗为100Ω,走线阻抗最大允许偏差±10%,所以实测基本能满足设计要求。差分信号的阻抗基本符合要求,继续进行下一项分析。

其次从信号线上的匹配电阻进行分析。由于百兆以太网的PHY芯片到变压器之间的差分线上有一个49.9Ω的电阻进行匹配走线,如图10所示。同时隔离变压器的中间抽头具有“Bob Smith”终接,通过75Ω电阻和1000pF电容接到机壳地。然而查阅DP83848KSQ芯片的手册,如图11所示,提到匹配电阻有Layout要求:49.9Ω电阻和0.1uF退偶电容必须靠近PHY端放置。

图10 DP83848KSQ芯片差分接口设计图

图11 DP83848KSQ芯片Layout指南

于是查看PCB布局,结果发现实际的布局将电阻电容放置在靠近变压器的一侧。手册虽然没有描述到该电阻放置错误会有什么影响,于是通过飞线的方法,把电阻电容放置在PHY端,再结合数据线和控制线的反射问题,在信号线的源端串联一个33Ω的电阻,检查无误后,上电进行一致性测试,最终测试结果为Pass,测试结果如图12、13所示,从图12可以看出,整改后的眼图模板测试比整改前的要好,各项测试数据也满足要求。同时也进行通信稳定性测试,最终通信测试48h后,以太网无掉线现象,同时丢包率为0%。

测试无误后,重新进行原理图设计,在信号线和控制线上加入串阻。PCB设计方面,数据线做单端50Ω阻抗匹配,把49.9Ω的电阻和0.1uF电容靠近PHY端放置,差分信号线做100Ω阻抗。重新拿到样机后进行网络通信,连续通信三天后无掉线现象,同时丢包率也满足要求,问题解决。整改后的PCB布局及走线如图14、15、16所示。

图12 整改后的以太网眼图波形

图13 整改后的以太网一致性测试结果

5、整改后的PCB布局及走线图

图14 整改后PHY端数据信号走线及端接电阻布局

图15 整改后PHY与变压器端的PCB布局图

图16 整改后变压器与RJ45端的PCB布局图

三、设计总结

在本次以太网通信异常问题定位时,总结了以下几点注意事项:

  • PCB走线越短越好;

  • 以太网PHY和处理器端的数据线和控制线注意阻抗匹配,避免反射。因为信号在传输过程中感受到阻抗不匹配时,容易产生反射,同时驱动能力过大时也会容易产生反射。在原理图设计时,若无法预测PCB走线长度,建议在信号线和控制线的源端串联一个22~33Ω的小电阻,且信号线等长和做单端50Ω阻抗处理;

  • PHY端差分信号线上的49.9Ω匹配电阻根据手册要求放置,尽量靠近PHY端放置;

  • 差分信号线需要做差分100Ω的阻抗,同层走线,建议采用4层板PCB;

  • 变压器需靠近RJ45端放置;

  • “Bob Smith”终接需靠近变压器端放置。

成熟的以太网电路设计看似简单,但如何保证通信质量,硬件设计也尤为重要。一个很小的降低成本的考虑,可能问题就会在量产时被无限放大,最终面临的是硬件改版、人力投入、成本增加、项目延期。在设计前期把这些问题考虑进去,就可以避免不必要的问题发生。

图17 工业品质的M1052跨界核心板

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 以太网
    +关注

    关注

    40

    文章

    5419

    浏览量

    171647
  • 无线通信
    +关注

    关注

    58

    文章

    4566

    浏览量

    143515
  • DP83848
    +关注

    关注

    0

    文章

    4

    浏览量

    3916

原文标题:【研发经验】如何解决以太网故障?

文章出处:【微信号:Zlgmcu7890,微信公众号:周立功单片机】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    实现以太网通信硬件电路方法

    实现以太网通信硬件电路方法很多,一般情况是CPU+MAC+PHY+网络变压器+RJ45。整个硬件电路最多用5个电子器件完成。
    发表于 10-20 09:25 877次阅读
    实现<b class='flag-5'>以太网通信</b><b class='flag-5'>硬件</b>电路方法

    以太网通信S7是什么意思?

    以太网通信
    YS YYDS
    发布于 :2023年06月25日 00:07:18

    ESP32能否在通过以太网通信的同时保证采样率和处理能力?

    ,并通过以太网进行通信。我的问题是,ESP32 能否在通过以太网通信的同时保证采样率和处理能力?如果没有,有人会更好地推荐与设备通信的架构吗
    发表于 03-01 07:42

    LPC23xx的自适应以太网通信接口设计

    LPC23xx的自适应以太网通信接口设计 以太网接口是嵌入式系统进行以太网通信硬件基础。随着微电子威廉希尔官方网站 的进步,许多嵌入式控制芯片集成了以太网
    发表于 01-12 10:42 2077次阅读
    LPC23xx的自适应<b class='flag-5'>以太网通信</b>接口设计

    基于ARM的多路串行和以太网通信威廉希尔官方网站 的研究与应用

    本文主要是对于多路串行和以太网通信威廉希尔官方网站 的介绍,以及基于ARM的多路串行和以太网通信威廉希尔官方网站 的研究与应用
    发表于 10-17 17:41 76次下载
    基于ARM的多路串行和<b class='flag-5'>以太网通信</b>威廉希尔官方网站
的研究与应用

    使用 CCM 导致以太网通信失败问题

    STM32使用 CCM 导致以太网通信失败
    发表于 11-25 14:45 0次下载

    EtherCAT的工业以太网通信芯片的设计

    本文档内容介绍了EtherCAT的工业以太网通信芯片的设计。
    发表于 09-15 10:18 16次下载
    EtherCAT的工业<b class='flag-5'>以太网通信</b>芯片的设计

    DSP_BIOS在以太网通信节点中的应用

    DSP_BIOS在以太网通信节点中的应用
    发表于 10-20 11:03 2次下载
    DSP_BIOS在<b class='flag-5'>以太网通信</b>节点中的应用

    S7-200SMART开放以太网通信

    此文重点介绍V2.2最新升级的功能开放以太网通信功能,用过GET/PUT通信的肯定觉得非常方便,唯一的遗憾就是只支持S7协议,无法实现和其它品牌产品进行以太网通信,开放的以太网通信就是
    的头像 发表于 06-27 09:58 2w次阅读

    关于工业以太网通信的解决方案介绍

    瑞萨电子工业以太网通信解决方案
    的头像 发表于 07-23 00:43 4096次阅读

    以太网通信和串口通信区别

    以太网通信和串口通信区别  以太网通信和串口通信都是网络通信中常见的方式,在实际应用中,两者的使用场景各有不同。
    的头像 发表于 09-02 14:44 6076次阅读

    基于FPGA的UDP RGMII千兆以太网通信方案

    本文介绍一个FPGA开源项目:UDP RGMII千兆以太网通信。该项目在我之前的工作中主要是用于FPGA和电脑端之间进行图像数据传输。本文简要介绍一下该项目的千兆以太网通信方案、以太网IP核的使用以及Vivado工程源代码结构。
    的头像 发表于 09-04 16:49 1653次阅读
    基于FPGA的UDP RGMII千兆<b class='flag-5'>以太网通信</b>方案

    串行通信以太网通信,该怎么选才好?

    串行通信以太网通信都通过有线传输数据,但各自有不同的用途。串行通信以太网通信的主要区别在于:串行通信是通过串行
    的头像 发表于 12-22 08:20 1111次阅读
    串行<b class='flag-5'>通信</b>和<b class='flag-5'>以太网通信</b>,该怎么选才好?

    以太网通信网关是什么

    在日益复杂的网络环境中,以太网通信网关作为连接不同设备和网络的桥梁,扮演着至关重要的角色。本文将深入探讨以太网通信网关的定义、功能、工作机制及其在各个领域的应用。 一、以太网通信网关的定义
    的头像 发表于 08-29 14:04 410次阅读
    <b class='flag-5'>以太网通信</b>网关是什么

    以太网通信线的屏蔽要求

    以太网通信线的屏蔽要求主要取决于通信速率、传输距离以及周围环境中的电磁干扰情况。
    的头像 发表于 12-14 11:29 108次阅读