0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何采用铜互连单大马士革工艺制作超厚金属铜集成电感的概述

集成电路应用杂志 来源:未知 作者:易水寒 2018-05-19 10:39 次阅读

摘要:成功开发超厚介质膜的淀积和刻蚀工艺、超厚金属铜的电镀和化学机械研磨等工艺,采用与 CMOS 完全兼容的铜互连单大马士革工艺制作了超厚金属铜集成电感。该超厚金属铜电感在 1~3 GHz 频率范围内的电感值均匀,在 2.5 GHz 频率下的 Q 值达到 11。并且进一步研究了线圈圈数、金属线宽和金属间距对电感值和 Q 值的影响。

射频集成电路RFIC)工艺中,硅衬底螺旋电感(SIOS)是影响许多 RF 集成电路性能的关键部分,使用高 Q 值的片上集成电感,可以提高 RF 模块电路的可靠性和电路设计效率。常用于提高电感 Q 值的一种方法是采用高阻衬底(2 kΩ•cm)来降低衬底的寄生效应,但这种方法与传统 CMOS 工艺不兼容。因为在 CMOS 或者 BiCMOS 工艺中,衬底的电阻率一般不会超过 30 Ω•cm[1-3]。另一种提高集成电感 Q 值,且与 CMOS 兼容的方法是采用铜互连威廉希尔官方网站 降低金属线圈电阻。因为电感的 Q 值是与金属线圈电阻成反比的,减小金属线的电阻是增加 Q 值最有效的方法[4-5]。增加金属线宽和厚度都可以降低电阻,但增加线宽会影响集成度,同时也会增加寄生电容,从而影响其工作频率,增大电感和衬底的耦合。在工艺上,金属的厚度也不能无限制的增加,当铝线的厚度超过 3 μm,线条很容易断裂,同时会给刻蚀工艺带来很大的挑战。

铜由于具有较低的电阻率(1.7 μΩ•cm)在理论上可以替代铝,作为电感,并且有效降低金属线圈电阻。目前工业中,铜互连采用大马士革结构的镶嵌工艺和化学机械抛光(CMP)平坦化代替了刻蚀工艺,因此铜线可以比铝线做得更厚,金属线圈电阻更小。本文对超厚金属铜互连工艺进行了研究,制备了一种与 CMOS 工艺完全兼容的超厚铜电感,并对其性能进行了系统的测试研究。

1 工艺流程和工艺特性

1.1 工艺流程

综合考虑电感的大小、Q 值、可靠性、工艺的复杂性和兼容性等各方面的影响,我们采用厚绝缘衬底结构。这种结构的线圈虽然没有牺牲层结构的线圈性能突出,但由于厚绝缘层对衬底寄生效应的削弱,同样可以获得性能较好的电感。采用离衬底较远的金属层(Thick Top Metal,MTT)作电感,可以减少衬底和金属层之间的电磁场耦合在衬底中引起的损耗。具体工艺方法是,采用铜单大马士革工艺,按金属层次划分,主要包括 5 个工艺模块:MTT、VT2、MT、VT1 和 Mx。

1.2 工艺特性

采用低电阻率且离衬底较远的厚铜金属(Thick Top Metal,MTT)作电感。工艺上存在的威廉希尔官方网站 难点,主要包括超厚介质膜的淀积和刻蚀、超厚铜的电镀(ECP)和 CMP、抑制铜原子在硅和二氧化硅中的扩散等问题。本文采用 3.3 μm 的超厚金属铜作片上螺旋电感,该超厚金属 Cu 层设计规则最小金属线宽/最小金属间距为 2.5 μm /2 μm,最大金属宽线宽 45 μm,其最为关键的工艺是超宽超厚线条的刻蚀和大面积铜的 CMP。

1.2.1 顶层金属(MTT)刻蚀工艺

顶层金属(MTT)的介质膜采用等离子增强化学沉积(PECVD)TEOS 3.3 μm,光刻后采用 AMAT eMax 刻蚀设备刻蚀出不同线宽的图形, 刻蚀气体为C4F6。图 1 是刻蚀后不同线宽的形貌图,从图中可以看出,刻蚀后线宽为 2.5 μm 和线宽为 15 μm 的 Trench 形貌完好,并且得到了均匀的 Trench 底部(Trench 底部过刻蚀量为 1 000 ~ 1 100 Å)。

1.2.2 顶层厚铜(MTT)的CMP工艺

由于不同的图形(不同线宽及间距)在进行 ECP工艺后的表面形貌不同,因此经过 CMP 后各图形区域的金属厚度和 Dishing 情况也存在不同,如表 1 所示。对于各种不同线宽的金属厚度及 Dishing均在工艺规范内。

图 2 是经过 PVD、ECP 和 CMP 平坦化工艺后的 XSEM 图。从图可以看出,顶层金属厚度大于 2.9 μm。同时,设计值为 10 μm 的电感线圈,完成刻蚀以及 CMP 后顶部和底部线宽分别为 10.000 μm 和 9.743 μm。金属线厚度和宽度均达到设计标准并且沟槽形貌良好,中心(a)和边缘(b)差别不大,说明刻蚀和 CMP 均匀性都很好。

2 电感性能结果与讨论

2.1 WAT 测试

本文对 3.3 μm 金属层 MTT(Thick Top Metal)Meander-Fork 结构进行了电学测试。线宽 2.5 μm、间距 2 μm、长 0.2 m 的 Meander 方块电阻如表 2 所示。

根据业内标准,金属宽度/间距(W/S)为 2.5 μm / 2 μm 结构的 Rs 为 5.21 mΩ/□,而本文 Rs 均值为5.6 mΩ/□,比业内标准稍大,原因是 ECP 铜的晶粒较小,加上 ECP 后退火温度较低,从而导致铜的电阻率稍微偏高。

图 3 是 Meander-Fork 结构(W/S=2.5 μm/2 μm,Length= 0.2 m)上的漏电测试结果,漏电流水平为 1×10-13 A 左右,在业内标准规范内,工艺正常。

2.2 电感测试结果与分析

电感的测试系统由 E8363B 网络分析仪和微波探针台组成,该测试系统可以测试散射 S 参数。螺旋电感被安放在两个 GSG(ground-singal-ground)的探头之间,测量时硅衬底通过测试夹从背面接地。利用公式将所测量的散射 S 参数转化为导纳 Y 参数,再求得电感值和 Q 值。电感值主要受包括几何参数(面积、形状、宽度、间距、圈数)和工艺参数(衬底电阻率、金属电阻率、衬底和线圈距离)的影响。

本文通过对 2 层金属进行 RF 测试,对电感性能的 3 个主要参数:品质因子 Q、串联电阻 Rs 以及串联电感 L 进行了初步的评估。对于单端电感的性能比较(频率范围 100 MHz~5 GHz),涉及的主要结构参数有 Dout(电感外径)、W(金属宽度)、S(金属间距)和 N(电感圈数)。

2.2.1 不同电感圈数N的电感性能分析

图4(a)是不同圈数 N 的螺旋电感的 Q 值(Dout = 200 μm、W = 10 μm、S = 2 μm)。当频率 Freq 小于 1.0 GHz 时,片上电感的输入阻抗以感抗为主,6 条曲线 Q 值几乎重合。此时 N 增加对 Q 值得影响可以忽略,且随着频率的升高,寄生电容的作用越来越大,Q 值渐渐增大。当频率 Freq 大于 1.5 GHz 时 Q 值开始下降,原因包括:(1)随着圈数 N 的增加,Din 变小,无论金属线圈的损耗,还是衬底的损耗都增大[6]。(2)高频时,趋肤效应变得显著,圈数增加,导致串联电阻 Rs 增加(如图 4(b))。(3)圈数增加,也导致寄生电容的增加,从而引起电场能的峰值上升,导致 Q 值的减小。

图 4(c)是不同线圈数下电感 L 值随频率变化趋势图,从图中也可得知,电感圈数越大,其电感值 L 也相应增大。

图 4(d)是频率在 1 GHz 时,电感的品质因子 Q 和电感值 L与圈数 N 的关系曲线。当 N ≤ 4.5 时,L 随 N 增加而线性增大。N > 4.5 时,L 变化趋缓,即增加 N,对电感值的影响变小。

综上分析不同 N 对 Q,L 的影响,可以得出当芯片面积受限时,电感圈数的增加对其低频应用影响不大。但频率升高后,寄生电容的作用变大,且 N 增加对 L 值贡献越来越小,此时应选用圈数较少的中空电感结构。

2.2.2 不同金属间距 S 的电感性能分析

图 5 为不同电感间距 S 对传统结构电感值 L 和 Q 值的影响(Dout = 200 μm,W = 10 μm, N=3.5)。从图 5 可以得知,从间距 2 μm 开始,间距越小,其 Q 值越低,而电感值越大。这是由于减小间距,使得组成电感的金属线圈间的寄生电容的增加,导致 Q 值的下降。间距的减小,导致组成电感的各部分线段互感增加,从而电感值增加。

2.2.3 不同金属线宽 W 的电感性能分析

图 6 为不同金属线宽 W 对电感值 L 和 Q 值的影响(Dout = 200 μm,S = 2 μm,N = 3.5)。如图 6(a)所示,当金属导体线宽变小时,电感的品质因子 Q 呈增大趋势。Q 值在低频段增加达到 11,随即在高频段降低,其原因是在外径不变情况下,随着宽度的增加,金属横截面积必然增大,从而使串联电阻减小,Q 值增加。然而在较高频段,由于趋肤效应和邻近效应,串联电阻上升,从而导致 Q值下降。图 6(b)中较窄线宽(W = 2 μm)的电感值较大,这是横截面积较小的线圈产生较大的互感和外部磁通[7]。线宽的增加也会影响集成度,同时产生寄生电容,从而影响其工作频率,增大电感和衬底耦合,导致 Q 值的下降。

3 结语

本文采用铜互连单大马士革工艺,制备了超厚金属铜集成电感。对超厚铜电感中关键工艺模块进行了开发,包括超厚介质膜的淀积和刻蚀、超厚金属 Cu 的电镀和 CMP 工艺等,刻蚀后沟槽形貌良好,CMP 后金属 Cu 的厚度和线宽均达到设计标准。对所制备的超厚金属铜电感进行电学测试结果表明:电感 Q 值最高可达到 11(频率为 2.5 GHz)。在 1~3 GHz 范围内,电感值较均匀。不同线圈圈数,金属线宽和金属间距对超厚金属 Cu 电感的电感值 L 和 Q 值均有不同影响。该方法研制的铜电感和 CMOS 集成电路工艺完全兼容,具有广阔的应用前景。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电镀
    +关注

    关注

    16

    文章

    458

    浏览量

    24153
  • RFIC
    +关注

    关注

    1

    文章

    60

    浏览量

    24496
  • 集成电路制造

    关注

    0

    文章

    11

    浏览量

    6948

原文标题:一种单大马士革结构超厚铜集成电感

文章出处:【微信号:appic-cn,微信公众号:集成电路应用杂志】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    集成电路片内互连威廉希尔官方网站 的发展

    摘要:论述了互连取代铝互连的主要考虑,介绍了及其合金的淀积、图形化方法、以及与低介电常教
    发表于 05-04 10:27 14次下载

    如何制作特殊多层PCB板

    特殊多层PCB最早起源于北美地区,如加拿大的UPE公司。该公司在上世纪90年代开始研发生产
    的头像 发表于 11-08 08:57 1.2w次阅读
    如何<b class='flag-5'>制作</b>特殊<b class='flag-5'>超</b><b class='flag-5'>厚</b><b class='flag-5'>铜</b>多层PCB板

    12吋晶圆集成电路芯片制程工艺与工序后端BEOL的详细资料说明

    本文介绍集成电路芯片制造后端大马士革布线多层互联及测试等工艺。目的是科普集成电路芯片制造工艺
    发表于 04-10 08:00 46次下载
    12吋晶圆<b class='flag-5'>集成</b>电路芯片制程<b class='flag-5'>工艺</b>与工序后端BEOL的详细资料说明

    多层PCB板制造工艺怎么样

    摘要:多层PCB是具有强弱电连接功能的一体化连接器件。针对0.41 mm以上的多层P
    的头像 发表于 08-19 15:27 6321次阅读
    <b class='flag-5'>超</b><b class='flag-5'>厚</b><b class='flag-5'>铜</b>多层PCB板制造<b class='flag-5'>工艺</b>怎么样

    实现3nm威廉希尔官方网站 节点需要突破哪些半导体关键威廉希尔官方网站

    互连扩展到3nm威廉希尔官方网站 节点及以下需要多项创新。IMEC认为双大马士革中的次显影EUV,Supervia结构,半大马士革工艺以及后段(BEO
    的头像 发表于 09-15 17:23 7239次阅读
    实现3nm威廉希尔官方网站
节点需要突破哪些半导体关键威廉希尔官方网站

    提高互连优势的方法

    的替代品,如钌和钼,可以集成使用双镶嵌。不过,它们可能更适合使用金属蚀刻的减法方案,自从铝互连的日子以来,金属蚀刻还没有在逻辑中广泛使用。
    的头像 发表于 02-17 11:04 2121次阅读

    使用半大马士革工艺流程研究后段器件集成工艺

    SEMulator3D®虚拟制造平台可以展示下一代半大马士革工艺流程,并使用新掩膜版研究后段器件集成工艺假设和挑战
    的头像 发表于 10-24 17:24 886次阅读
    使用半<b class='flag-5'>大马士革</b><b class='flag-5'>工艺</b>流程研究后段器件<b class='flag-5'>集成</b>的<b class='flag-5'>工艺</b>

    什么是互连?为什么互连非要用双大马士革工艺

    在芯片制程中,很多金属都能用等离子的方法进行刻蚀,例如金属Al,W等。但是唯独没有听说过干法刻工艺,听的最多的
    的头像 发表于 11-14 18:25 8681次阅读
    什么是<b class='flag-5'>铜</b><b class='flag-5'>互连</b>?为什么<b class='flag-5'>铜</b><b class='flag-5'>互连</b>非要用双<b class='flag-5'>大马士革</b><b class='flag-5'>工艺</b>?

    大马士革集成中引入空气间隙结构面临的挑战

      随着芯片制造商向3nm及以下节点迈进,后段模块处理迎来挑战 半大马士革集成方案中引入空气间隙结构可能有助于缩短电阻电容的延迟时间   随着器件微缩至3nm及以下节点,后段模块处理迎来许多新的挑战,这使芯片制造商开始考虑新的后段集成
    发表于 12-25 14:40 346次阅读
    半<b class='flag-5'>大马士革</b><b class='flag-5'>集成</b>中引入空气间隙结构面临的挑战

    通过工艺建模进行后段制程金属方案分析

    及电阻率增加问题,半导体行业正在寻找替代金属线材料。 l 在较小尺寸中,钌的性能优于和钴,因此是较有潜力的替代材料。 随着互连尺寸缩减,阻挡层占总体线体积的比例逐渐增大。因此,半
    的头像 发表于 04-09 17:11 437次阅读
    通过<b class='flag-5'>工艺</b>建模进行后段制程<b class='flag-5'>金属</b>方案分析

    降低半导体金属线电阻的沉积和刻蚀威廉希尔官方网站

    著提升。通常,铜线的制作流程是用沟槽刻蚀工艺在低介电二氧化硅里刻蚀沟槽图形,然后通过大马士革流程用填充沟槽。 但这种方法会生出带有明显晶界和空隙的多晶结构,从而增加铜线电阻。 为防止
    的头像 发表于 08-19 11:49 432次阅读
    降低半导体<b class='flag-5'>金属</b>线电阻的沉积和刻蚀威廉希尔官方网站

    金属层1工艺的制造流程

    金属层1工艺是指形成第一层金属互连线,第一层金属互连线的目的是实现把不同区域的接触孔连起来,以及
    的头像 发表于 11-15 09:12 310次阅读
    <b class='flag-5'>金属</b>层1<b class='flag-5'>工艺</b>的制造流程

    大马士革工艺:利用空气隙减少寄生电容

    问题。为了应对这些挑战,人们提出了大马士革(semi-damascene)工艺,特别是在使用钌(Ru)作为互连材料时,这种工艺显示出了显著的优势,尤其是通过引入空气隙来减少寄生电容。
    的头像 发表于 11-19 17:09 590次阅读
    半<b class='flag-5'>大马士革</b><b class='flag-5'>工艺</b>:利用空气隙减少寄生电容

    大马士革互连工艺详解

    芯片制造可分为前段(FEOL)晶体管制造和后段(BEOL)金属互连制造。后段工艺是制备导线将前段制造出的各个元器件串连起来连接各晶体管,并分配时钟和其他信号,也为各种电子系统组件提供电源和接地。
    的头像 发表于 12-04 14:10 1359次阅读
    <b class='flag-5'>大马士革</b><b class='flag-5'>铜</b><b class='flag-5'>互连</b><b class='flag-5'>工艺</b>详解

    互连大马士革工艺的步骤

    本文介绍了互连大马士革工艺的步骤。   如上图,是双大马士革工艺的一种流程图。双
    的头像 发表于 12-10 11:28 726次阅读
    <b class='flag-5'>铜</b><b class='flag-5'>互连</b>双<b class='flag-5'>大马士革</b><b class='flag-5'>工艺</b>的步骤