0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

涨知识了,芯片设计流程最全讲解!

芯司机 来源:陌上风骑驴看IC 2023-08-28 15:30 次阅读

在各方助力下,集成电路成了时代热点,有大量文章在写芯片设计之复杂之困难,老驴打算从EDA 使用角度捋一遍芯片设计流程。在老驴画出第一副图之后,发现熟知的只有数字电路部分的一小段,对系统、软件及上层应用完全无知,只能归类为Others

e9b8000a-456e-11ee-a2ef-92fbcf53809c.jpg

于消费者而言,一个可以使用的系统,有数字集成电路部分、interwetten与威廉的赔率体系 集成电路部分、系统软件及上层应用部分。关于各个部分的功能,借用IC 咖啡胡总的精品图可以一目了然。外部世界是一个模拟世界,故所有需要与外部世界接口的部分都需要模拟集成电路,模拟集成电路将采集到的外部信息转化成0/1 交给数字集成电路运算处理,再将数字集成电路运算处理完的信号转化成模拟信号输出;而这一切的运算过程都是在系统软件的号令跟监控下完成的,故曰:芯片是骨架,系统软件是灵魂。

e9d4ccee-456e-11ee-a2ef-92fbcf53809c.jpg

数字集成电路设计实现流程是个相当漫长的过程,拿手机基带芯片为例,对于3G, 4G5G工程师最初见到的是无数页的协议文档。架构师要根据协议来确定:协议的哪些部分可以用软件实现,哪些部分需要用硬件实现;算法工程师要深入研读协议的每一部分,并选定实现所用算法;芯片设计工程师,需要将算法工程师选定的算法,描述成RTL; 芯片验证工程师,需要根据算法工程师选定的算法设计测试向量,对RTL 做功能、效能验证;数字实现工程师,需要根据算法工程师和设计工程师设定的目标PPA 将RTL 揉搓成GDS; 芯片生产由于太过复杂,完全交由代工厂完成,封装亦是;对于测试,大部分公司都是租借第三方测试基台由自己的测试工程师完成,只有少部分土豪公司才会有自己的测试基台。

e9f3bd8e-456e-11ee-a2ef-92fbcf53809c.png

一颗芯片,性能的60% 取决于架构师,在国内好的架构师不超过三位数,极好的架构师不超过两位数,架构师是芯片灵魂的缔造者,是食物链的最顶端,是牛逼闪闪的存在,就驴浅显认知,除了office 似乎没有EDA 工具用于架构设计;架构敲定了之后,大量的算法工程师跟上,对于协议规定的每个点,都要选择适当的算法,用C/C++ 做精确模拟仿真,要确保功能、精度、效率、吞吐量等指标,Matlab 跟GCC 应该是他们使用最多的工具。

ea09a05e-456e-11ee-a2ef-92fbcf53809c.jpg

设计工程师根据算法工程师经过反复模拟仿真选择的算法,将抽象描述或定点C 转换成RTL, 在设计过程中需要反复仿真、综合,以确定设计功能的正确性,跟设计能达到的PPA. 除了RTL, 设计工程师还需要根据设计目标编写SDC 和power intent, 并做对应的质量检查。设计工程师需要使用大量EDA 工具:

编辑器:VIM, emac;

Lint : RTL 质量检查,Spyglass, Jasper;

CDC: SDC 质量检查,Spyglass, Conformal, GCA;

CPF/1801: power intent 质量检查,CLP;

Power: RTL 级功耗分析,Joules, PA;

仿真器:C, S, M 三家都有各自的仿真工具;

综合:Genus, DC;

ea5b1f38-456e-11ee-a2ef-92fbcf53809c.jpg

老驴以为,从集成开始,由脑力劳作进入体力劳作,对比盖房子,就是从设计师到泥瓦工。集成工程师,要把芯片所用的所有模块相互连接起来,指导思想是架构工程师确定的,各个IP 如何连接是各IP 的owner 确定的,集成工程师只要保证不多连、不少连、不乱连即可,据说当前也没有什么有效的集成工具,常用到的是emac。

验证

接着捋,实际项目中验证跟综合从RTL coding 开始就会交叉进行,反复迭代。

验证在数字芯片设计中占很大比例,近些年在设计复杂度的推动下验证方法学跟验证手段在不断更新,从OVM 到UVM, 从Dynamic verification 到Static verification, 从FPGA 到Emulator, 所有革新目的可概括为:快速、完备、易调试。验证涉及到许多方面,验证工程师一方面要对相关协议算法有足够了解,根据架构、算法工程师设定的目标设计仿真向量;另一方面要对设计本身足够了解,以提高验证效率,缩短验证时间。验证工程师需要掌握许多威廉希尔官方网站 ,需要使用许多工具。

语言:各种脚本语言之外,C/C++, SystemVerilog, Verilog;

协议:各种接口协议,各种通信协议,各种总线协议;

工具:动态仿真工具,静态仿真工具,FPGA, Emulator;

ea7d5e36-456e-11ee-a2ef-92fbcf53809c.jpg

数字验证领域,依旧是C, S, M 三家几乎全霸,老驴已不做验证多年,对S, M 两家验证相关工具除了VCS, Verdi, Modelsim 其他几乎无知,此处拿C 家验证全套为例。

Static Verification: Jasper Gold 是C 家新近推出的静态验证工具,驴所理解的静态验证是基于断言的验证方法学,所谓静态即不需要输入测试激励,验证过程是纯数学行为。

Dynamic Verification: Xcelium 是C 家的动态验证工具,驴所理解的动态验证是基于UVM 的验证方法学,通过输入测试激励,监控仿真结果,分析覆盖率完成功能验证。

Emulator: 硬件仿真加速器,粗暴理解:有debug 功能的集成了丰富接口的巨型可编程阵列;特点:超高速验证、支持系统软件调试。帕拉丁是C 家在验证领域的明星产品,是行业翘楚,据说常有钦差莅临硅厂在帕拉丁前驻足良久,赏其外形之美,赞其功能之强。

Verification IP: 验证需要各种验证模型,各种IP, 各种总线,各种高速接口。

FPGA 的一大应用是验证,故提一嘴。在世上曾经有两家牛逼闪闪的FPGA 公司,一家是Altera 另一家是Xilinx, 后来Altera 像Mentor 一样找了个大爷把自己卖了。FPGA 内除了可编程逻辑之外,通常还会集成各种IP, 如CPUDSPDDR controller 等。每家FPGA 都有各种配置,根据集成的IP, 可编程逻辑的规模,可达到的速度,价格相差极大。相对于ASIC, FPGA 也有一套对应的EDA 工具,用于综合、布局布线、烧录、调试。如:Synplify, Quartus

eabe3208-456e-11ee-a2ef-92fbcf53809c.jpg

国内现状:Static Verification, Dynamic Verification, Emulator 几乎空白;国内有一些FPGA 公司,在中低端领域已经做得非常不错,但是高端领域几乎空白。任重而道远,不矫饰,脚踏实地干!

实现

接着上面说的我们继续捋数字芯片设计实现流程,今天进入实现阶段,对于这一段驴只熟悉其中的综合、形式验证、低功耗验证、RTL 功耗分析、STA, 其他部分都是一知半解,故无深究,只捋流程。

ead5c990-456e-11ee-a2ef-92fbcf53809c.jpg

整个实现阶段,可以概括成玩EDA 工具及基于EDA 工具的方法学,EDA 工具无疑是实现阶段的主导,一颗芯片做得好不好,在实现阶段之前基本取决于工程师的能力强不强,而在实现阶段之后基本取决于EDA 工具玩得好不好。整个设计实现流程,涉及到许多工具,此处列出四家主要参与者,空白部分不代表没有,只代表驴不知。

eaeaa720-456e-11ee-a2ef-92fbcf53809c.jpg

数字电路实现流程,从大方向上可以分成两部分:优化跟验证。优化,会更改逻辑描述方式,会更改逻辑结构,会插入新逻辑,这所有的动作都存在引入错误的风险,故需要验证工具予以监控;验证,要确保逻辑优化过程不改变逻辑功能,要确保时序满足既定目标需求,要确保无物理规则违规,要确保信号完整性,这所有的验证都有一套对应的通过规则,但凡有某一项不达标,就不能拿去生产制造。

eb08ef6e-456e-11ee-a2ef-92fbcf53809c.jpg

高级综合:所谓的高级综合就是将C/ C++/ System C描述的设计意图,“翻译”成用Verilog/ System Verilog 描述的RTL, 多应用于运算逻辑主导的设计,除了三巨头,市面上有许多小公司在这一个点上也做得不错。

综合:在实现流程中,就背后算法而言,综合一定是最难最复杂的。综合首先将Verilog/ System Verilog/ VHDL 描述的逻辑转化成由Gtech 描述的逻辑,再对Gtech 逻辑做优化,优化后再将Gtech 描述映射到对应工艺库。其中优化过程涉及到多个方面,近年来EDA 工具的发展方向基本可以概括为:容量,速度,相关性。容量:指可处理的设计规模;速度:指EDA 工具的优化速度;相关性:指跟布局布线之间的相关性。主流工具:Genus, Design Compiler. 在这一点上,几乎再难有后起之秀,除非有朝一日,整个数字电路的设计方法学发生颠覆性的革新。

eb5fa21e-456e-11ee-a2ef-92fbcf53809c.png

DFT: 插入压缩解压缩逻辑,插入scan chain, 插入Mbist, 插入Lbist, 插入Boundary Scan, 插入OCC, 插入Test Point, 生成ATPG pattern, 故障诊断,DFT 工程师像老中医插入、观察、诊断。当今市面上DFT 工程师紧缺,贵!主流工具:Tessenst, Modus, TetraMax.

ECO: 但凡有新的东西引入,就可能引入bug, 早期发现bug 可以重新走一遍实现流程,如果在后期发现bug 重走一遍流程的代价太大,通常的做法就是ECO. 对于简单的bug 修复手工ECO 就可以,但是对于复杂的bug 修复,手工ECO 有心无力,故需要有EDA 工具来完成相应的工作。当前世面上最好用的自动ECO 工具非Conformal ECO 莫属。最近也有一些startup 做对应的点工具,整个思路跟CECO 类似,但是没有自己的综合工具优化ECO 后的补丁,就很难得到一个好的结果。

布局布线:在进入纳米时代之前,布局布线并没那么复杂,从90nm 开始到如今的3nm,布局布线的复杂度呈指数增长,从floorplan 到placement 到CTS 到Routing 每一步涉及到的算法在近年都做了颠覆性的革新,以Innovus 的问世为起点,布局布线进入到了一个新纪元。在AI 的浪潮下C 跟S 都一头扎了进去,要做世上最智能的布局布线工具,也许有朝一日可以像跟小度对话一样:

硅农:Innovus 请解析A 文件,按设定目标做个功耗最优的结果;

Innovus: 已读取目标文件,根据设计数据分析,本设计大概需要250G 内存,在5小时内完成,请选择任务完成后是否自动进入后续程序。..。..

eb6fff56-456e-11ee-a2ef-92fbcf53809c.jpg

RTL 功耗分析:这一步可以放在实现端做也可以放在实现之前做。分析过程相对简单:读入RTL, SDC, 仿真激励,通过计算分析平均功耗跟瞬时功耗,找出设计中的“功耗缺陷”,指导Designer 进行功耗优化。主流工具有:Joules, Spyglass, PowerArtist.

形式验证:在整个实现流程中,形式验证充当逻辑功能等效性的监察官,任何一步优化结束后都需要过形式验证这一关,以确保在优化过程中,逻辑功能未被改变。主流工具:LEC, Formality. 随着设计规模的暴增跟优化威廉希尔官方网站 的飞速发展,形式验证的难度逐渐增加,占用的时间逐渐增多,SmartLEC 是针对复杂设计的先行者。

低功耗验证:针对低功耗设计,低功耗验证要验证CPF/ UPF/ 1801 的语法语义跟描述意图,要验证低功耗单元未多插,未漏插,未乱插,要验证电源跟地的链接符合设计意图,要验证电特性的完整性。主流工具:CLP。

eb8f9c94-456e-11ee-a2ef-92fbcf53809c.jpg

STA: Timing signoff, STA 看似庞杂,其实并不复杂,相比于优化过程要简单得多,抛开Timing ECO, STA 所有的动作都只是计算而不是求解,不恰当的比方:STA 就好比幼儿园的算术题,加数跟被加数都在那里,只要求个和即可;而优化过程是求最优解或近似最优解的过程,要难得多。近年来STA EDA 工具主要在几个方向着力:如何模拟制造过程的随机工艺偏差,如何处理超大规模设计,如何模拟新工艺结点电特性对时序的影响。

Power Signoff: 验证设计的电源网络是否足够强悍,分析,发现,修正:IR-drop 跟EM. 主流工具:Voltus, RedHawk.

物理验证: 验证所有的管子、过孔、走线是否满足Foundry 制定的规则,是个体力活,有点像盖好房子之后的垃圾清理,主流工具:Calibre, PVS, ICV.

整个数字实现流程中涉及到诸多工具,三巨头在领跑,后面基本没有跟随者,偶尔有某个点工具做得好的后起之秀,大多都会被三巨头吃了,这也算是行业套路。就市值看,三巨头加起来来也不及互联网公司一条腿粗,然而在整个芯片设计实现过程中却不可或缺,吾国要强大芯片产业,必须要在EDA 这一块加大投入,方能离脱离被掐着脖子走更进一步。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5388

    文章

    11542

    浏览量

    361746
  • 芯片设计
    +关注

    关注

    15

    文章

    1019

    浏览量

    54891

原文标题:涨知识了,芯片设计流程最全讲解!

文章出处:【微信号:芯司机,微信公众号:芯司机】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    据说是最全的LED封装原材料芯片和支架知识

    本文详细介绍LED封装原材料芯片和支架知识,包括LED芯片结构、芯片按发光亮度分类、LED衬底材料的种类等,帮助你了解到
    发表于 03-10 17:10 2.8w次阅读
    据说是<b class='flag-5'>最全</b>的LED封装原材料<b class='flag-5'>芯片</b>和支架<b class='flag-5'>知识</b>

    史上最全LED贴片灯知识资料集合

    史上最全LED贴片灯知识资料集合
    发表于 08-16 19:11

    华为硬件工程师手册目前最全版本

    华为硬件工程师手册目前最全版本共159页讲解硬件工程师开发流程
    发表于 03-06 13:47

    求大神分享最全的Synopsys DC综合流程教程

    求大神分享最全的Synopsys DC综合流程教程
    发表于 06-23 17:56

    高频放大电路知识讲解

    高频放大电路知识讲解
    发表于 05-25 21:57 900次下载

    芯片测试讲解

    电子专业单片机相关知识学习教材资料——芯片测试讲解
    发表于 08-08 17:03 0次下载

    后视镜设计流程讲解

    后视镜设计流程讲解,感兴趣的小伙伴们可以看看我的上传的资源,有分享更多。
    发表于 08-12 15:00 20次下载

    手机硬件知识讲解【PDF】

    手机硬件知识讲解
    发表于 01-17 19:47 109次下载

    Java设计知识讲解

    本文档内容介绍基于Java设计知识讲解,供参考
    发表于 03-26 11:09 16次下载

    半导体知识 芯片制造工艺流程讲解

    半导体知识 芯片制造工艺流程讲解
    的头像 发表于 01-26 11:10 4w次阅读
    半导体<b class='flag-5'>知识</b> <b class='flag-5'>芯片</b>制造工艺<b class='flag-5'>流程</b><b class='flag-5'>讲解</b>

    知识啦19》之HEMT 的电流崩塌效应的讲解

    知识啦19》---HEMT 的电流崩塌效应 在之前的《知识啦》章节中,小赛已经介绍GaN材料中极化效应以及二维电子气(2DEG)的产
    发表于 09-21 16:35 2295次阅读
    《<b class='flag-5'>涨</b><b class='flag-5'>知识</b>啦19》之HEMT 的电流崩塌效应的<b class='flag-5'>讲解</b>

    新手必入,最全电路基础知识都在这

    责任编辑:xj 原文标题:新手必备!最全电路基础知识讲解 文章出处:【微信公众号:电源研发精英圈】欢迎添加关注!文章转载请注明出处。
    的头像 发表于 10-14 11:57 1.1w次阅读
    新手必入,<b class='flag-5'>最全</b>电路基础<b class='flag-5'>知识</b>都在这<b class='flag-5'>了</b>

    C语言基础知识讲解

    C语言基础知识讲解
    发表于 05-19 17:39 13次下载

    EMC的原理基础知识讲解

    EMC的原理基础知识讲解免费下载。
    发表于 05-28 16:54 44次下载

    知识!元器件包装标签中的“e”代码,原来是这个含义……

    知识!元器件包装标签中的“e”代码,原来是这个含义……
    的头像 发表于 12-06 15:43 1229次阅读