0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片里面100多亿个晶体管是怎么装进去的?

工控论坛 来源:头条号 胖福的小木屋 2023-08-18 16:55 次阅读

如今随着芯片制程的不断提升,芯片中可以有100多亿个晶体管,如此之多的晶体管,究竟是如何安上去的呢?

这是一个Top-down View 的SEM照片,可以非常清晰的看见CPU内部的层状结构,越往下线宽越窄,越靠近器件层。

1f68c7ae-3d07-11ee-ac96-dac502259ad0.png

这是CPU的截面视图,可以清晰的看到层状的CPU结构,芯片内部采用的是层级排列方式,这个CPU大概是有10层。其中最下层为器件层,即是MOSFET晶体管。

20007158-3d07-11ee-ac96-dac502259ad0.png

Mos管在芯片中放大可以看到像一个“讲台”的三维结构,晶体管是没有电感、电阻这些容易产生热量的器件的。最上面的一层是一个低电阻的电极,通过绝缘体与下面的平台隔开,它一般是采用了P型或N型的多晶硅用作栅极的原材料,下面的绝缘体就是二氧化硅。

平台的两侧通过加入杂质就是源极和漏极,它们的位置可以互换,两者之间的距离就是沟道,就是这个距离决定了芯片的特性。

207854fc-3d07-11ee-ac96-dac502259ad0.png

当然,芯片中的晶体管不仅仅只有Mos管这一种类,还有三栅极晶体管等,晶体管不是安装上去的,而是在芯片制造的时候雕刻上去的。

在进行芯片设计的时候,芯片设计师就会利用EDA工具,对芯片进行布局规划,然后走线、布线。

20baac44-3d07-11ee-ac96-dac502259ad0.png

如果我们将设计的门电路放大,白色的点就是衬底, 还有一些绿色的边框就是掺杂层。

20eca050-3d07-11ee-ac96-dac502259ad0.jpg

晶圆代工厂就是根据芯片设计师设计好的物理版图进行制造。 芯片制造的两个趋势,一个是晶圆越来越大,这样就可以切割出更多的芯片,节省效率,另外就一个就是芯片制程,制程这个概念,其实就是栅极的大小,也可以称为栅长,在晶体管结构中,电流从Source流入Drain,栅极(Gate)相当于闸门,主要负责控制两端源极和漏级的通断。

电流会损耗,而栅极的宽度则决定了电流通过时的损耗,表现出来就是手机常见的发热和功耗,宽度越窄,功耗越低。而栅极的最小宽度(栅长),也就是制程。

缩小纳米制程的用意,就是可以在更小的芯片中塞入更多的电晶体,让芯片不会因威廉希尔官方网站 提升而变得更大。 但是我们如果将栅极变更小,源极和漏极之间流过的电流就会越快,工艺难度会更大。

20fcc02a-3d07-11ee-ac96-dac502259ad0.png

芯片制造过程共分为七大生产区域,分别是扩散、光刻、刻蚀、离子注入、薄膜生长、抛光、金属化,光刻和刻蚀是其中最为核心的两个步骤。 而晶体管就是通过光刻和蚀刻雕刻出来的,光刻就是把芯片制作所需要的线路与功能区做出来。

利用***发出的光通过具有图形的光罩对涂有光刻胶的薄片曝光,光刻胶见光后会发生性质变化,从而使光罩上得图形复印到薄片上,从而使薄片具有电子线路图的作用。

这就是光刻的作用,类似照相机照相。照相机拍摄的照片是印在底片上,而光刻刻的不是照片,而是电路图和其他电子元件。

2108af52-3d07-11ee-ac96-dac502259ad0.png

刻蚀是使用化学或者物理方法有选择地从硅片表面去除不需要材料的过程。通常的晶圆加工流程中,刻蚀工艺位于光刻工艺之后,有图形的光刻胶层在刻蚀中不会受到腐蚀源的显著侵蚀,从而完成图形转移的工艺步骤。刻蚀环节是复制掩膜图案的关键步骤。

21363dfa-3d07-11ee-ac96-dac502259ad0.png

而其中,还涉及到的材料就是光刻胶,我们要知道电路设计图首先通过激光写在光掩模板上,然后光源通过掩模板照射到附有光刻胶的硅片表面,引起曝光区域的光刻胶发生化学效应,再通过显影威廉希尔官方网站 溶解去除曝光区域或未曝光区域,使掩模板上的电路图转移到光刻胶上,最后利用刻蚀威廉希尔官方网站 将图形转移到硅片上。

215d9efe-3d07-11ee-ac96-dac502259ad0.png

而光刻根据所采用正胶与负胶之分,划分为正性光刻和负性光刻两种基本工艺。在正性光刻中,正胶的曝光部分结构被破坏,被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相同。

相反地,在负性光刻中,负胶的曝光部分会因硬化变得不可溶解,掩模部分则会被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相反。

218c3822-3d07-11ee-ac96-dac502259ad0.png

我们可以简单地从微观上讲解这个步骤。

21b53db2-3d07-11ee-ac96-dac502259ad0.png

在涂满光刻胶的晶圆(或者叫硅片)上盖上事先做好的光刻板,然后用紫外线隔着光刻板对晶圆进行一定时间的照射。原理就是利用紫外线使部分光刻胶变质,易于腐蚀。

21c0c72c-3d07-11ee-ac96-dac502259ad0.png

溶解光刻胶:光刻过程中曝光在紫外线下的光刻胶被溶解掉,清除后留下的图案和掩模上的一致。

21f55b9a-3d07-11ee-ac96-dac502259ad0.png

“刻蚀”是光刻后,用腐蚀液将变质的那部分光刻胶腐蚀掉(正胶),晶圆表面就显出半导体器件及其连接的图形。然后用另一种腐蚀液对晶圆腐蚀,形成半导体器件及其电路。

221c3918-3d07-11ee-ac96-dac502259ad0.png

清除光刻胶:蚀刻完成后,光刻胶的使命宣告完成,全部清除后就可以看到设计好的电路图案。

223d58be-3d07-11ee-ac96-dac502259ad0.png

而100多亿个晶体管就是通过这样的方式雕刻出来的,晶体管可用于各种各样的数字和interwetten与威廉的赔率体系 功能,包括放大,开关,稳压,信号调制和振荡器。 晶体管越多就可以增加处理器的运算效率;再者,减少体积也可以降低耗电量;最后,芯片体积缩小后,更容易塞入行动装置中,满足未来轻薄化的需求。

224f7eea-3d07-11ee-ac96-dac502259ad0.jpg

芯片晶体管横截面

到了3nm之后,目前的晶体管已经不再适用,目前,半导体行业正在研发nanosheet FET(GAA FET)和nanowire FET(MBCFET),它们被认为是当今finFET的前进之路。 三星押注的是GAA环绕栅极晶体管威廉希尔官方网站 ,台积电目前还没有公布其具体工艺细节。三星在2019年抢先公布了GAA环绕栅极晶体管,根据三星官方的说法,基于全新的GAA晶体管结构,三星通过使用纳米片设备制造出MBCFET(Multi-Bridge-Channel FET,多桥-通道场效应管),该威廉希尔官方网站 可以显著增强晶体管性能,取代FinFET晶体管威廉希尔官方网站 。

225c02aa-3d07-11ee-ac96-dac502259ad0.png

此外,MBCFET威廉希尔官方网站 还能兼容现有的FinFET制造工艺的威廉希尔官方网站 及设备,从而加速工艺开发及生产。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50812

    浏览量

    423585
  • cpu
    cpu
    +关注

    关注

    68

    文章

    10863

    浏览量

    211750
  • 晶体管
    +关注

    关注

    77

    文章

    9692

    浏览量

    138178

原文标题:芯片里面100多亿个晶体管是怎么装进去的?

文章出处:【微信号:gkongbbs,微信公众号:工控论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    晶体管分类及参数

    晶体管分类  按半导体材料和极性分类  按晶体管使用的半导体材料可分为硅材料晶体管和锗材料晶体管。按晶体管的极性可分为锗NPN型
    发表于 08-12 13:59

    Multisim里面雪崩晶体管的过压击穿怎么放着

    求大神相助,Multisim里面雪崩晶体管的过压击穿怎么放着那,当我设的电压已经大于了Vcbo滞后还是不见晶体管导通。
    发表于 08-08 10:42

    晶体管晶圆芯片

    供应晶圆芯片,型号有: 可控硅, 中、大功率晶体管,13000系列晶体管,达林顿晶体管,高频小信号晶体管,开关二极
    发表于 02-17 16:24

    芯片里面100多亿晶体管是如何实现的

      如今随着芯片制程的不断提升,芯片中可以有100多亿晶体管,如此之多的
    发表于 07-07 11:36

    什么是晶体管 晶体管的分类及主要参数

    调制和振荡器。晶体管可以独立封装,也可以封装在非常小的区域内,容纳1亿或更多晶体管集成电路的一部分。(英特尔 3D 晶体管威廉希尔官方网站 )严格来说,
    发表于 02-03 09:36

    英伟达推出新GPU芯片Tesla P100 内置150亿晶体管

    在加州圣何塞(San Jose)GPUTech峰会上,黄仁勋发表主题演讲时推出Tesla P100芯片。P100芯片安装了150亿
    发表于 04-06 16:15 2778次阅读

    集成350亿晶体管的世界最大芯片诞生

    在相同的半导体工艺下,晶体管集成数量和密度是决定一款芯片性能强弱的关键指标之一,比如AMD最新发布的64核心的第二代霄龙处理器据集成了高达320亿
    发表于 08-22 14:58 1420次阅读

    详细解析芯片里的众多晶体管是如何实现的

    如今随着芯片制程的不断提升,芯片中可以有100多亿晶体管,如此之多的
    的头像 发表于 04-02 15:12 9357次阅读

    芯片中可以有100多亿晶体管,究竟是如何安上去的呢?

    这是CPU的截面视图,可以清晰的看到层状的CPU结构,芯片内部采用的是层级排列方式,这个CPU大概是有10层。其中最下层为器件层,即是MOSFET晶体管
    的头像 发表于 08-05 11:10 1.3w次阅读

    芯片是如何实现多达100多亿晶体管

    随着芯片工艺的不断提升,芯片中可以多达100多亿晶体管,如此之多的
    的头像 发表于 09-04 18:12 6801次阅读

    153亿晶体管–麒麟的巅峰之作

    使用5nm制程威廉希尔官方网站 ,CPU,GPU和NPU的性能遥遥领先。该芯片还集成了华为最强大的通信芯片以及最先进的ISP。由于采用了5nm工艺,麒麟9000集成了153亿
    的头像 发表于 10-28 16:27 4546次阅读

    芯片集成多少晶体管

    大家都知道芯片使由晶体管构成的,一芯片由小到几十,大到超百亿晶体管构成。像华为麒麟990芯片
    的头像 发表于 12-14 13:49 1.9w次阅读

    芯片上如何集成晶体管 晶体管的结构特点有哪些

    芯片上集成晶体管的方法有很多,其中最常用的是封装威廉希尔官方网站 ,即将晶体管封装在芯片上,使其成为一整体,从而实现
    的头像 发表于 02-19 14:02 4232次阅读

    芯片里面百万亿的晶体管是怎么装进去的?

    光刻 (用紫外线透过蒙版照射硅晶圆, 被照到的地方就会容易被洗掉, 没被照到的地方就保持原样. 于是就可以在硅晶圆上面刻出想要的图案. 注意, 此时还没有加入杂质, 依然是一硅晶圆. )
    的头像 发表于 06-02 14:48 1334次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>里面</b>百万亿的<b class='flag-5'>晶体管</b>是怎么<b class='flag-5'>装进去</b>的?

    苹果M3芯片晶体管数量

    苹果M3芯片晶体管数量相当可观,相比前代产品有了显著的提升。这款芯片搭载了高达250亿晶体管
    的头像 发表于 03-11 16:45 909次阅读