0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅析PLC的上升沿与下降沿

autozhineng 来源:PLC与自控设备 2023-07-26 09:24 次阅读

有网友留言说:上升沿就是在信号从断开到接通的那一瞬间接通,下降沿就是在信号从接通到断开的那一瞬间接通。但是现在的问题它的实际用处是用在哪一些情况。我身边也有PLC可以做个什么实验来体验一下呢?

虽然说LD X0 PLS M0与LDP X0 out Y0

执行的结果是一样的但是人家三菱公司设计这样一条指肯定是有人家的道理的。各位能不能说一下它实际的用一种场合或条件下要用到这个指令。

上升沿就是在信号从断开到接通的那一瞬间接通,下降沿就是在信号从接通到断开的那一瞬间接通,他意思是瞬间接通,无论你的执行条件是否满足,在瞬间执行后输出就会恢复原状态,它一般配合保持指令一起用,用保持指令做输出,或做脉冲用;用OUT指令时,它的状态是看执行条件,执行条件满足OUT就会执行输出,执行条件不满足OUT就会不执行输出。

我现以非常理解这二条指令了,再表达一下。让以后初学者更好更快的理解吧?就是比如你按下一个开关10秒中,正常的话是10秒都接通。

而上升沿就是在接通的瞬间的接通一下,后面的9秒多都不接通。则下降沿就是在断开的瞬间的接通一下。前面的9秒多钟都不接通,就在断开的那一瞬间接通一下。这样表达应该更容易理解。






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • plc
    plc
    +关注

    关注

    5010

    文章

    13277

    浏览量

    463118
  • LDP
    LDP
    +关注

    关注

    0

    文章

    7

    浏览量

    7589
  • PLS
    PLS
    +关注

    关注

    0

    文章

    11

    浏览量

    9068

原文标题:PLC的上升沿与下降沿的通俗理解

文章出处:【微信号:PLC与自控设备,微信公众号:PLC与自控设备】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    ADC08D1020直接利用DCLK的上升沿下降沿读数,可以吗?

    如图,ADC08D1020工作在DDR Clocking in Non-Demultiplexed and Normal Mode的模式。DCLK的相位是0°。 DI、DQ在DCLK的边沿发生变化,我直接利用DCLK的上升沿下降
    发表于 12-18 07:02

    LM98555 CCD驱动芯片输出的上升下降沿时间怎么计算?

    从数据手册中查不到LM98555 CCD驱动芯片输出的上升下降沿,想知道怎么计算他的上升下降沿
    发表于 11-29 07:13

    请问AMC3306M25输出变化是在时钟的上升沿还是下降沿

    输出变化是在时钟的上升沿还是下降沿
    发表于 11-26 08:36

    DAC81416 FSDO=0时,SDO的bit位在时钟下降沿有效,为什么定义中写的是上升沿呢?

    , SDO updates during SCLK falling edges. 其读时序如下: 从时序图上看,FSDO = 0时,SDO的bit位在时钟下降沿有效,那么为什么定义中写的是上升
    发表于 11-19 06:08

    有办法能改善波形的上升沿下降沿吗?

    你好!如下左图所示,用一个CT(变比3000:1,直流电阻610Ω)对变压器的初级电流信号(开关频率是20KHz)进行采集。I/V转换如下右图所示 转换后的电压波形(电容C1没焊接)如下图所示(黄色)。有办法能改善波形的上升沿下降
    发表于 09-30 07:37

    lm224放大后得到方波信号上升沿时间和下降沿时间不一样怎么回事?

    我输入的是50hz正弦信号 放大后得到方波信号上升沿时间和下降沿时间不一样怎么回事?上升沿时间
    发表于 09-25 07:24

    求助,有没有上升沿下降沿触发后保持一段时间可以恢复的芯片?

    电源输出 然后在板子上电时SN74LVC1G80-Q1的Q pin就直接输出了高电平,并不能停止输出 我想咨询有没有上升沿下降沿触发后保持一段时间可以恢复的芯片
    发表于 09-23 07:16

    jk触发器有圈是上升沿还是下降沿

    。在边沿触发模式下,JK触发器可以根据输入信号的上升沿下降沿来改变输出状态。 在JK触发器中,是否有圈(通常是一个小圆圈标记)在CP(时钟脉冲)信号线上,是判断其是
    的头像 发表于 08-22 10:20 2224次阅读

    jk触发器上升沿下降沿怎么判断

    JK触发器是一种二进制触发器,它在数字电路中具有广泛的应用。了解JK触发器的上升沿下降沿对于设计和分析数字电路至关重要。 1. 引言 在数字电路中,触发器是存储一位二进制信息的基本单
    的头像 发表于 07-23 11:19 2492次阅读

    使用MCPWM产生PWM时希望能在下降沿上升沿时产生中断,怎么实现?

    在使用MCPWM产生PWM时希望能在下降沿上升沿时产生中断,但目前仅看到mcpwm_isr_register( )函数,并没有开启相应中断位的配置函数。有木有大佬能解答下 idf v
    发表于 06-18 07:48

    按键KEY1作为外部中断,分别测试上升沿下降沿,发现触发方式和程序设置的方式对不上是为什么?

    按键KEY1作为外部中断,分别测试上升沿下降沿,发现触发方式和程序设置的方式 对不上?学习了中断后,想用PROTEUS8.8仿真,结果仿真的时候,LED灯能正常闪烁,按键也能控制LE
    发表于 04-22 06:25

    stm32外部中断的边沿检测时,对上升沿或者下降沿是否有要求?

    请问各位大佬,stm32外部中断的边沿检测时,对上升沿或者下降沿是否有要求,必须小于或者大于多少时间,或者在多少时间内必须上升或者
    发表于 03-20 08:31

    上升沿下降沿是什么意思 上升沿下降沿有何作用

    上升沿下降沿是什么意思 上升沿下降
    的头像 发表于 02-06 14:50 1.6w次阅读

    为什么脉冲数字信号的波形中其上升沿下降沿展开后会有边沿震荡

    为什么脉冲数字信号的波形中,其上升沿下降沿展开后会有边沿震荡,求解释 脉冲数字信号的波形中,上升沿
    的头像 发表于 02-06 14:49 1962次阅读

    jk触发器是上升沿还是下降沿触发

    JK触发器可以根据触发方式分为两种类型:上升沿触发和下降沿触发。这两种触发方式在数字电路设计中常常被使用,具有重要的作用。下面将详细介绍JK触发器的工作原理、
    的头像 发表于 01-11 15:47 8115次阅读