0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence定制设计迁移流程加快台积电N3E和N2工艺威廉希尔官方网站 的采用速度

Cadence楷登 来源:Cadence楷登 2023-05-06 15:02 次阅读

内容提要:

Cadence Virtuoso Design Platform 助力 IC 设计自动迁移到台积电的最新工艺威廉希尔官方网站

新的生成式英国威廉希尔公司网站 可将设计迁移时间缩短 2.5 倍

相应的 PDK 支持节点到节点设计和版图的轻松迁移

楷登电子(美国 Cadence 公司NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的节点到节点设计迁移流程,能兼容所有的台积电先进节点,包括最新的 N3E 和 N2 工艺威廉希尔官方网站 。这一新的生成式设计迁移流程由 Cadence 和台积电共同开发,旨在实现定制和interwetten与威廉的赔率体系 IC 设计在台积电工艺威廉希尔官方网站 之间的自动迁移。与人工迁移相比,已使用该流程的客户成功地将迁移时间缩短了 2.5 倍。

Virtuoso Design Platform 可自动将原理图单元、参数、引脚和连线从一个台积电工艺节点迁移到另一个工艺节点。之后,Virtuoso ADE Product Suite仿真和电路优化环境对新原理图进行调整和优化,确保设计达到所有要求的规格和测量结果。

得益于采用模板的 Virtuoso Layout Suite 生成式英国威廉希尔公司网站 、Virtuoso Design Platform 的台积电模拟映射和布线威廉希尔官方网站 ,Cadence 和台积电的客户可以自动识别和提取现有版图中的器件组,并将其应用于新版图中的相似组。

“随着应用需求的增长,许多客户希望将传统的集成电路设计迁移到我们更先进的节点,例如 N3E 和 N2,以充分利用台积电最新威廉希尔官方网站 的更高性能和更低功耗,”台积电设计基础设施管理部负责人 Dan Kochpatcharin表示,“我们与 Cadence 持续合作,对 PDK 和方法进行改进,简化和加快了设计迁移过程,最终缩短上市时间。”

“通过与台积电的最新合作,双方的共同客户可以受益于我们的先进威廉希尔官方网站 ,使定制/模拟设计迁移变得更简单、更省时,”Cadence 公司高级副总裁兼定制 IC、IC 封装、PCB 和系统分析事业部总经理 Tom Beckley说道,“Virtuoso Design Platform 的节点到节点生成式设计迁移威廉希尔官方网站 可以将复杂的集成电路设计在节点之间的迁移用时缩短数周,这在竞争激烈的芯片设计市场中至关重要。”

Cadence Virtuoso Design Platform 支持 Cadence 智能系统设计(Intelligent System Design)战略,助力实现系统级芯片(SoC)的卓越设计。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5632

    浏览量

    166416
  • IC设计
    +关注

    关注

    38

    文章

    1295

    浏览量

    103920
  • Cadence
    +关注

    关注

    65

    文章

    921

    浏览量

    142084

原文标题:Cadence 定制设计迁移流程加快台积电 N3E 和 N2 工艺威廉希尔官方网站 的采用速度

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    2纳米制程威廉希尔官方网站 细节公布:性能功耗双提升

    在近日于旧金山举行的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭晓了其备受期待的2纳米(N2)制程
    的头像 发表于 12-19 10:28 125次阅读

    2纳米制程威廉希尔官方网站 细节公布

    近日,在旧金山举办的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭示了其备受期待的2纳米(N2)制程
    的头像 发表于 12-18 10:35 221次阅读

    分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于的全栅极(Gate-All-Around, GAA)纳米片晶体管、
    的头像 发表于 12-16 09:57 154次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工艺</b>深入细节:功耗降低 35% 或性能提升15%!

    2nm制程近况佳,N3X、N2P以及A16节点已在规划中

    联合首席运营官张晓强进一步指出,2nm制程的研发正处于“非常顺利”的状态:纳米片的“转换效果”已达预定目标中的90%,良率亦超过80%。
    的头像 发表于 05-24 16:38 822次阅读

    3nm工艺节点步入正轨,N3P预计2024年下半年量产

    N3P上,公司利用之前的N3E工艺节点进行优化升级,以提升整体能效及晶体管密度。据介绍,N3E工艺节点的良率已达到与5纳米成熟
    的头像 发表于 05-17 14:56 870次阅读

    N3P工艺新品投产,性能提质、成本减负

    N3E工艺的批量生产预期如期进行,其缺陷密度与2020年量产的N5工艺相当。
    的头像 发表于 05-17 09:17 965次阅读

    新思科技物理验证解决方案已获得公司N3P和N2工艺威廉希尔官方网站 认证

    由Synopsys.ai EDA套件赋能可投产的数字和模拟设计流程能够针对台公司N3/N3P和N2工艺
    的头像 发表于 05-14 10:36 452次阅读
    新思科技物理验证解决方案已获得<b class='flag-5'>台</b><b class='flag-5'>积</b>公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N2</b><b class='flag-5'>工艺威廉希尔官方网站
</b>认证

    新思科技面向公司先进工艺加速下一代芯片创新

    套件赋能可投产的数字和模拟设计流程能够针对台公司N3/N3P和N2工艺,助力实现芯片设计成功,
    发表于 05-11 11:03 436次阅读
    新思科技面向<b class='flag-5'>台</b><b class='flag-5'>积</b>公司先进<b class='flag-5'>工艺</b>加速下一代芯片创新

    苹果M4芯片将采用N3E工艺,分三款

    据悉,苹果将于当地时间今晚十时举行的“放飞吧”特别活动上发布全新iPad Pro产品,预计搭载M4处理器,且有传言称其将采用N3E制程
    的头像 发表于 05-07 15:40 750次阅读

    2023年报:先进制程与先进封装业务成绩

    据悉,近期发布的2023年报详述其先进制程与先进封装业务进展,包括N2N3N4、
    的头像 发表于 04-25 15:54 682次阅读

    2纳米进展超预期,首季业绩或优于预期

    据悉,3 纳米工艺将在2023年下半年以N3B为主,单月产能由之前的约6万片提高至8万片
    的头像 发表于 02-20 09:46 587次阅读

    苹果将成为首个采用其最新2nm工艺的客户

    2nm工艺采用的革新性GAA(Gate-All-Around)
    的头像 发表于 01-26 15:51 621次阅读

    苹果将在今年年中推出全新的M3 Ultra芯片

    在规划其3nm工艺威廉希尔官方网站 时,推出了五种不同的节点,包括N3B、
    的头像 发表于 01-08 18:04 1170次阅读

    3nm工艺预计2024年产量达80%

    据悉,2024年的第二代3nm工艺(称为N3E)有望得到更广泛运用。此前只有苹果有能力订购
    的头像 发表于 01-03 14:15 864次阅读

    特斯拉加入3nm芯片NTO客户名单,计划生产次世代FSD智驾芯片

    公布的蓝图,N3P 工艺比现有的 N3E 工艺
    的头像 发表于 12-28 15:15 956次阅读