0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

探究MOS晶体管中各种类型的泄漏电流的原因

jf_78858299 来源:摩尔学堂 作者:峨嵋大侠 2023-03-24 15:40 次阅读

漏电流会导致功耗,尤其是在较低的阈值电压下。了解可在 MOS 晶体管中找到的六种泄漏电流原因。

  • 反向偏置-pn结漏电流
  • 亚阈值漏电流
    • 排水诱导势垒降低
    • V th滚降
    • 工作温度的影响
  • 隧穿进入和通过栅极氧化层漏电流
  • 热载流子从衬底注入到栅氧化层导致的漏电流
  • 栅极感应漏极降低 (GIDL) 导致的泄漏电流

1. 反向偏置 pn 结漏电流

MOS晶体管中的漏极/源极和衬底结在晶体管工作期间被反向偏置。这会导致器件中出现反向偏置的漏电流。这种漏电流可能是由于反向偏置区域中少数载流子的漂移/扩散以及雪崩效应导致的电子空穴对的产生。pn结反向偏置漏电流取决于掺杂浓度和结面积。

对于漏极/源极和衬底区域的重掺杂 pn 结,带间隧穿 (BTBT) 效应在反向偏置漏电流中占主导地位。在带间隧穿中,电子直接从 p 区的价带隧穿到 n 区的导带。BTBT 对于大于 10 6 V/cm 的电场是可见的。

图片

图 1. MOS 晶体管反向偏置 pn 结中的带间隧道效应。所有图片均由 K.Roy 等人提供,“深亚微米 CMOS 电路中的泄漏电流机制和泄漏减少威廉希尔官方网站 ”;过程。IEEE,卷。91,第 2 期,2003 年 2 月。

请注意,在本文的上下文中,我们将隧穿现象定义为即使电子的能量远小于势垒时也会发生。

2. 亚阈值漏电流

当栅极电压小于阈值电压 (V th ) 但大于零时,称晶体管偏置在亚阈值或弱反型区域。在弱反演中,少数载流子的浓度很小但不为零。在这种情况下,对于 |V DS |的典型值 > 0.1V 并且整个电压降发生在漏-衬底 pn 结上。

漏极和源极之间平行于Si-SiO 2界面的电场分量很小。由于这个可以忽略的电场,漂移电流可以忽略不计,亚阈值电流主要由扩散电流组成。

排水诱导屏障降低 (DIBL)

亚阈值漏电流主要是由于漏极引起的势垒降低或 DIBL。在短沟道器件中,漏极和源极的耗尽区相互作用,降低了源极的势垒。然后,源能够将电荷载流子注入通道表面,从而导致亚阈值泄漏电流。

DIBL 在高漏极电压和短沟道器件中很明显。

V th滚降

MOS 器件的阈值电压由于沟道长度减小而降低。这种现象称为 V th 滚降(或阈值电压滚降)。在短沟道器件中,漏极和源极耗尽区进一步进入沟道长度,耗尽一部分沟道。

因此,需要较小的栅极电压来反转沟道,从而降低阈值电压。这种现象对于较高的漏极电压很明显。阈值电压的降低增加了亚阈值漏电流,因为亚阈值电流与阈值电压成反比。

工作温度的影响

温度也在泄漏电流中起作用。阈值电压随温度升高而降低。或者,换句话说,亚阈值电流随着温度的升高而增加。

3. 隧道进入和通过栅极氧化物泄漏电流

在短沟道器件中,薄的栅极氧化物会在 SiO 2层上产生高电场。具有高电场的低氧化物厚度导致电子从衬底隧穿到栅极以及从栅极通过栅极氧化物隧穿到衬底,从而产生栅极氧化物隧穿电流。

考虑如图所示的能带图。

图片

图 2.具有(a)平带、(b)正栅极电压和(c)负栅极电压的 MOS 晶体管的能带图

第一个图,图 2(a),是一个平带 MOS 晶体管,即其中不存在电荷。

当栅极端子正偏时,能带图发生变化,如第二张图所示,图 2(b)。强烈反转表面处的电子隧道进入或穿过SiO 2层,从而产生栅极电流。

另一方面,当施加负栅极电压时,来自 n+ 多晶硅栅极的电子隧道进入或穿过 SiO 2层,从而产生栅极电流,如图 2(c) 所示。

Fowler-Nordheim 隧道和直接隧道

在栅极和衬底之间主要有两种隧道机制。他们是:

  • Fowler-Nordheim 隧穿,其中电子隧穿三角形势垒
  • 直接隧穿,其中电子隧穿梯形势垒

图片

图 3. 能带图显示(a) Fowler-Nordheim 隧穿通过氧化物的三角形势垒和 (b)直接隧穿通过氧化物的梯形势垒

您可以在上面的图 3(a) 和 3(b) 中看到两种隧道机制的能带图。

4. 热载流子从基板注入到栅极氧化物导致的泄漏电流

在短沟道器件中,衬底-氧化物界面附近的高电场激发电子或空穴,它们穿过衬底-氧化物界面进入氧化物层。这种现象称为热载流子注入。

图片

*图 4. 描述电子由于高电场获得足够能量并越过氧化物势垒的能带图(热载流子注入效应) *

这种现象比空穴更容易影响电子。这是因为与空穴相比,电子具有较小的有效质量和较小的势垒高度。

5. 栅极感应漏极降低 (GIDL) 引起的漏电流

考虑具有 p 型衬底的 NMOS 晶体管。当栅极端有负电压时,正电荷仅在氧化物-基板界面处积聚。由于在衬底上积累的空穴,表面表现为比衬底更重掺杂的 p 区。

这导致沿漏极 - 衬底界面的表面处的耗尽区更薄(与体中耗尽区的厚度相比)。

图片

*图 5. (a) 在漏极-衬底界面沿表面形成薄耗尽区和 (b)由于雪崩效应和 BTBT 产生的载流子导致的 GIDL 电流流动 *

由于薄的耗尽区和较高的电场,会发生雪崩效应和带间隧道效应(如本文第一部分所述)。因此,在栅极下方的漏区中产生少数载流子,并被负栅极电压推入衬底。这增加了泄漏电流。

6. 穿通效应导致的漏电流

在短沟道器件中,由于漏极和源极接近,两个端子的耗尽区会聚在一起并最终合并。在这种情况下,据说发生了“穿透”。

穿通效应从源头降低了大多数载流子的势垒。这增加了进入衬底的载流子的数量。其中一些载流子被漏极收集,其余载流子产生漏电流。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 晶体管
    +关注

    关注

    77

    文章

    9687

    浏览量

    138132
  • MOS
    MOS
    +关注

    关注

    32

    文章

    1269

    浏览量

    93720
  • PN结
    +关注

    关注

    8

    文章

    481

    浏览量

    48722
收藏 人收藏

    评论

    相关推荐

    MOS晶体管

    MOS晶体管金属-氧化物-半导体(Metal-Oxide-SEMIconductor)结构的晶体管简称MOS晶体管,有P型
    发表于 11-05 11:50 3722次阅读

    MOS晶体管漏电流的6个原因

    漏电流会导致功耗,尤其是在较低阈值电压下。了解MOS晶体管可以找到的六种泄漏电流。 在讨论MOS
    的头像 发表于 05-03 16:27 1.2w次阅读
    <b class='flag-5'>MOS</b><b class='flag-5'>晶体管</b><b class='flag-5'>漏电流</b>的6个<b class='flag-5'>原因</b>

    了解短通道MOS晶体管漏电流元件

    的阈值电压。在较低的阈值电压下,漏电流变得很大,并有助于功耗。这就是为什么我们必须了解MOS晶体管各种类型
    的头像 发表于 05-03 11:33 1750次阅读

    什么是晶体管 晶体管的分类及主要参数

    晶体管等。》 函数和用法根据功能和用途,晶体管可分为低噪声放大晶体管、中高频放大晶体管、开关晶体管、达林顿
    发表于 02-03 09:36

    不同类型晶体管及其功能

    的制造商生产半导体(晶体管是该设备家族的成员),因此有数千种不同的类型。有低功率、功率和高功率晶体管,用于高频和低频工作,用于非常高电流
    发表于 08-02 12:26

    各种类型电容器的比较

    各种类型电容器的比较 频率的特性
    发表于 02-10 11:49 1108次阅读
    <b class='flag-5'>各种类型</b>电容器的比较

    MOS晶体管

    MOS晶体管
    发表于 11-09 13:56 2813次阅读

    MOS晶体管的应用

    mos晶体管,金属-氧化物-半导体(Metal-Oxide-Semiconductor)结构的晶体管简称MOS晶体管,有
    的头像 发表于 04-19 17:04 7720次阅读

    如何选择各种类型逆变器电路MOS

    逆变器适用范围非常广泛,比如说光伏逆变器、车载逆变器、储能逆变器等等方面。这些类型应用都已经遍布在我们的生活,究竟如何选择能够用于光伏、车载、储能等各种类型逆变器电路
    的头像 发表于 09-28 10:14 5280次阅读

    晶体管类型及工作原理

    晶体管大致可以分为“NPN”和“PNP”两种类型。主要是根据集电极引脚侧在电路是吸入还是输出电流来区分使用晶体管。 如果想根据输入信
    发表于 02-05 14:54 2197次阅读

    浅析MOS 晶体管的核心概念

    MOS 晶体管正在按比例缩小,以最大限度地提高其在集成电路内的封装密度。这导致氧化层厚度的减少,进而降低了 MOS 器件的阈值电压。在较低的阈值电压下,泄漏电流变得很大,并有助于功耗。
    的头像 发表于 03-24 15:39 2608次阅读
    浅析<b class='flag-5'>MOS</b> <b class='flag-5'>晶体管</b>的核心概念

    MOS晶体管各种类型泄漏电流原因

    MOS晶体管各种类型泄漏电流原因  MOS
    的头像 发表于 10-31 09:41 2126次阅读

    MOS漏电流产生的主要六大原因

    MOS漏电流产生的主要六大原因  MOS(金属
    的头像 发表于 03-27 15:33 5427次阅读

    MOS泄漏电流类型和产生原因

    MOS(金属氧化物半导体场效应晶体管)的泄漏电流是指在MOS关断状态下,从源极或漏极到衬底之
    的头像 发表于 10-10 15:11 1802次阅读

    MOS泄漏电流,各种漏电流及减小泄露方法介绍

    理想的MOS晶体管不应该有任何电流流入衬底或者阱,当晶体管关闭的时候DS之间不应该存在任何的电流
    的头像 发表于 11-19 09:14 556次阅读
    <b class='flag-5'>MOS</b><b class='flag-5'>管</b><b class='flag-5'>泄漏电流</b>,<b class='flag-5'>各种</b><b class='flag-5'>漏电流</b>及减小泄露方法介绍