0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何使用Hi-Z缓冲器简化AFE设计

星星科技指导员 来源:TI 作者:TI 2023-03-16 10:16 次阅读

为了可靠地捕获高频信号和快速瞬态脉冲,示波器和有源探头等宽带宽数据采集系统需要满足以下要求的高性能interwetten与威廉的赔率体系 前端(AFE)信号链:

(至少)支持1 VPP信号,以确保高信噪比。

支持直流到500MHz的高输入阻抗(高阻态),以防止加载待测器件。

提供低噪声和低失真,以保持高信号保真度。

提供高直流精度。

克服这些设计难题的一种方法是建立基于复合环路的方案,使低频和高频信号链交错,以获得直流精度和较宽的大信号带宽。

由于部署满足系统要求的基于复合环路的电路非常复杂,工程师通常需要设计定制的应用特定集成电路ASIC)或使用多个分立式元件,如图1所示。这两种方案都存在弊端,包括需要专门的ASIC专业知识,同时还会增加设计复杂性。这两种方案还需要在性能和成本方面进行权衡:分立式实施比ASIC成本低,但不符合性能等级的要求。

pYYBAGQSfAeAPkd7AAAs_rWLa_A502.png

图1:具有精密放大器模拟前端的分立式缓冲器复合环路

本文将探讨与全新BUF802 Hi-Z缓冲器单芯片实施相比,分立式缓冲器复合环路实施存在的设计难题。

分立式缓冲器复合环路架构

图1中Hi-Z AFE的分立式实施使用在复合环路中配置的精密放大器和基于分立式结型场效应晶体管(JFET)的源极跟随器电路。环路将输入信号分离为低频和高频分量,通过两个不同的电路将两个分量传递到输出(传输功能),并将它们重新组合,呈现为净输出信号,如图2所示。

poYBAGQSfAiAUwUzAABDkL2GJYQ401.png

图2:分立式复合环路低频和高频路径

低频路径提供了网络转输功能良好的直流精度,而基于JFET源极跟随器的高频路径为网络传输功能提供了较宽的大信号带宽以及低噪声和低失真。图2所示电路的一个主要难题是实现两条路径的顺利交错,以确保平坦的频率响应。两条路径的传输功能中的任何不匹配都将导致网络传输功能频率响应中断,从而丧失信号保真度。

复合环路架构的目标

在直流或低频下,CHF(高频电容器)处于开路状态,电压输出(VOUT)由低频路径中的精密放大器控制。α和β电阻网络之比可控制直流或低频增益。

在高频下,由于增益带宽产品的限制,CHF短路和精密放大器会用尽带宽。分立式缓冲器充当JFET源,负-正-负发射极跟随器确定VOUT。在图3中,分立式缓冲器级称为增益(G),用于确定高频路径增益。

poYBAGQSfAmAbSHlAABbZAAYURk833.png

图3:分立式缓冲器复合环路架构

在中频下,由于低频和高频路径可确定输出,因此为了确保平坦的频率响应,请务必对极点和零点的单独增益和交互进行调优。由于具有相同的分量,中频下的增益均衡难以实现,CHF和RHF(高频电阻)将确定低频和高频路径的极点,如图4所示。

pYYBAGQSfAmADscOAABp-xdzqX4488.png

图4:分立式缓冲器频率响应

复合环路应具有平坦的频率响应和较高的交叉频率区域,以便降低1/f噪声并实现快速过驱恢复。

分立式实施的复杂性

由于低频路径和高频路径相互依赖(如图5所示),为实现平坦的频率响应,CHF和CF(补偿电容器)的值达到了数十纳法。但这些值致使交叉频率范围从几十赫兹达到几百赫兹,因而限制了信号链的直流噪声性能。

poYBAGQSfAqAeP8aAAAyAFzR2nk478.png

图5:低频和高频路径的相互依赖

以分立方式实施复合环路的另一难题是精密放大器开环增益的极点以及由RHF和CHF 组成的电阻器-电容器网络的极点会导致低频路径中形成双极点网络,从而导致不稳定。在精密放大器(图3中名为“γ网络”)上实施附加网络可以针对这种不稳定现象提供补偿,但为了实现更平坦的频率响应,还需要进行调优,这就导致在工作范围内建立平坦的频率响应时的复杂性进一步增加。

使用BUF802实施复合环路

实施分立式复合环路的主要限制之一是低频和高频路径之间相互依赖,并需要增加γ网络进行补偿,而TI的全新BUF802高阻态缓冲器在器件中内置了辅助路径。将精密放大器的输出连接到辅助路径会形成复合环路,同时可确保低频和高频路径之间相互隔离。隔离不同频率的路径可建立更高交叉频率的区域,并且无需γ网络和补偿电路。低频和高频信号分量在BUF802内部重新组合,在OUT引脚上重新呈现,如图6所示。

pYYBAGQSfAuAVNXnAABKBC7kf4I617.png

图6:具有内部BUF802的复合环路精密放大器

结语

BUF802等集成式Hi-Z缓冲器有助于解决基于复合环路实施的复杂难题。BUF802的集成保护功能(如输入/输出钳位)有助于保护信号链中的后续级,减少过驱恢复时间和输入电容,并提高系统可靠性。

考虑在当下应用场景中使用AFE时,您还必须考虑未来的测量需求,未来通常需要更高的带宽。BUF802具备的功能和优势可显著提高测量精度,确保系统设计投资可满足未来测试要求。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5387

    文章

    11540

    浏览量

    361697
  • 放大器
    +关注

    关注

    143

    文章

    13589

    浏览量

    213402
  • asic
    +关注

    关注

    34

    文章

    1200

    浏览量

    120457
收藏 人收藏

    评论

    相关推荐

    如何使用 Hi-Z 缓冲器简化AFE设计

    BUF802等集成式Hi-Z缓冲器有助于解决基于复合环路实施的复杂难题。BUF802的集成保护功能(如输入/输出钳位)有助于保护信号链中的后续级,减少过驱恢复时间和输入电容,并提高系统可靠性。
    发表于 01-25 14:11 2061次阅读
    如何使用 <b class='flag-5'>Hi-Z</b> <b class='flag-5'>缓冲器</b><b class='flag-5'>简化</b><b class='flag-5'>AFE</b>设计

    使用Hi-Z缓冲器简化模拟前端

    500 MHz 的高输入阻抗 (Hi-Z),以防止被测设备负载。 提供低噪声和失真以保持高信号保真度。 提供高直流精度。 克服这些设计挑战的一种方法是创建一种基于复合环路的方法,该方法将低频和高频信号链交错,以获得直流精度和宽大的信号带宽。 使用 BUF802 实现
    的头像 发表于 02-08 10:16 2965次阅读

    引导时的两用配置引脚保持在hi-z吗?

    hi-z状态,除了配置中涉及的所有引脚;在第三阶段它采样“M [1:0]位的”加载模式类型“然后继续。我的问题是,如果我选择一个特定的固定启动模式,我打算不改变它永远,我可以安全地连接不涉及此类配置
    发表于 01-25 09:29

    单输入逻辑门(数字缓冲器)这些特性你知道吗?

    用,并且高阻抗状态Hi-Z存在于输出上。高电平有效的三态缓冲器还可以具有反相输出以及其高阻抗状态,从而产生如图所示的高电平有效的三态反相缓冲器。有源“ HIGH”反相三态缓冲器符号真相
    发表于 01-26 09:16

    使用Hi-Z缓冲器简化AFE设计的教程

    缓冲器单芯片实施相比,分立式缓冲器复合环路实施存在的设计难题。分立式缓冲器复合环路架构图1中Hi-Z AFE的分立式实施使用在复合环路中配置
    发表于 11-03 07:56

    有什么办法可以在reset的时候把DP&DN的状态改成Hi-Z吗?

    当复位信号RST_N有效时,PTN3222CUK的DP&DN引脚状态如何?(Hi-Z?下拉?上拉?无变化?)如果不是Hi-Z状态,有什么办法可以在reset的时候把DP&DN的状态改成Hi-Z吗?(例如,在复位时切断 3.3 V
    发表于 03-30 09:04

    缓冲器,缓冲器是什么?

    缓冲器,缓冲器是什么? buffer   中文译名: 缓冲缓冲器缓冲液  解释:1、 电信设备。在数据传输中,用来弥补不同数据处
    发表于 03-08 13:30 2490次阅读

    现代DAC和DAC缓冲器有助于提升系统性能、简化设计

    现代DAC和DAC缓冲器有助于提升系统性能、简化设计
    发表于 01-04 17:50 0次下载

    探讨与全新BUF802 Hi-Z缓冲器单芯片设计

    本文将探讨与全新BUF802 Hi-Z缓冲器单芯片实施相比,分立式缓冲器复合环路实施存在的设计难题。
    的头像 发表于 02-11 11:58 3578次阅读
    探讨与全新BUF802 <b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b>单芯片设计

    使用Hi-Z缓冲器简化高性能模拟前端设计

    为了可靠地捕获高频信号和快速瞬态脉冲,示波器和有源探头等宽带宽数据采集系统需要满足以下要求的高性能模拟前端(AFE)信号链。
    的头像 发表于 02-15 10:46 1730次阅读
    使用<b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b><b class='flag-5'>简化</b>高性能模拟前端设计

    什么是时钟缓冲器(Buffer)?时钟缓冲器(Buffer)参数解析

    的扇出型缓冲器,是一种将一路时钟源信号通过频率复制生成多路时钟信号的器件,通常时钟缓冲器还兼具有时钟分配,格式转换和电平转换的功能。 对于需要多路时钟信号的电子系统来说,时钟源加时钟缓冲器的方案可以有效降低系统成本,
    发表于 10-18 18:36 2.6w次阅读
    什么是时钟<b class='flag-5'>缓冲器</b>(Buffer)?时钟<b class='flag-5'>缓冲器</b>(Buffer)参数解析

    如何使用Hi-Z缓冲器简化AFE设计

    如何使用Hi-Z缓冲器简化AFE设计
    发表于 10-28 11:59 0次下载
    如何使用<b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b><b class='flag-5'>简化</b><b class='flag-5'>AFE</b>设计

    集成式Hi-Z缓冲器助力于解决复合环路实施的复杂难题

    集成式Hi-Z缓冲器助力于解决复合环路实施的复杂难题
    的头像 发表于 12-22 17:48 730次阅读
    集成式<b class='flag-5'>Hi-Z</b><b class='flag-5'>缓冲器</b>助力于解决复合环路实施的复杂难题

    液压缓冲器怎么调节

    液压缓冲器强度是否能够调节,取决于液压缓冲器的种类,目前市面上较为常用的液压缓冲器包括可调液压缓冲器、不可调液压缓冲器,这两种
    发表于 04-24 16:12 3629次阅读

    带差分输入和HI-Z模式的DIRECTPATH™立体声耳机放大器TPA6135A2数据表

    电子发烧友网站提供《带差分输入和HI-Z模式的DIRECTPATH™立体声耳机放大器TPA6135A2数据表.pdf》资料免费下载
    发表于 03-19 10:16 0次下载
    带差分输入和<b class='flag-5'>HI-Z</b>模式的DIRECTPATH™立体声耳机放大器TPA6135A2数据表