0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

RISC-V将超越X86和Arm?

智能计算芯世界 来源:半导体行业观察 作者:半导体行业观察 2022-12-02 15:25 次阅读

一位最初的 RISC-V 设计师本周大胆预测,这个开放架构将在性能上超越竞争对手的芯片架构。

加州大学伯克利分校计算机科学教授 Krste Asanovi在超级计算 2022 大会的演讲上预测,RISC-V将在未来两到三年内在性能上超越竞争对手的架构。

但超级计算展厅的参与者对 RISC-V 是否为高性能计算做好了准备持怀疑态度,称它远未准备好成为 x86 或 Arm 的主流替代品。

商业芯片公司估计,在 RISC-V 对市场产生重大影响之前,现实的时间表需要将近五年甚至更长的时间。

尽管如此,RISC-V 在展会现场的发展势头强劲,与会者一致认为该架构不容忽视,最终将成为主流 HPC。

RISC 是一种开放的芯片架构,可以免费授权。客户可以添加自己的扩展并为包括人工智能、移动和工业应用在内的多种应用定制芯片。

SiPearl 首席执行官 Philippe Notton 告诉HPCwire,RISC-V 还不是高性能计算的可行市场选择。

这家芯片制造商开发了一种名为 Rhea 的基于 Arm 的 CPU,它将用于欧洲未来的 exascale 系统。该芯片有 29 个 RISC-V 微控制器来支持 Arm CPU。

SiPearl 的诞生源于欧盟的资助,其长期目标是开发本土处理器。同样由欧盟资助的欧洲处理器计划正专注于使用 RISC-V 开发芯片,以摆脱专有的 x86 和 Arm 威廉希尔官方网站 。

成立于 2019 年的 SiPearl 必须为参与创建百亿亿级超级计算机的欧洲财团快速提供高性能 CPU,而 Arm 是开发定制芯片的唯一选择。

Notton 说,RISC-V 距离商业化还有很长的路要走,并补充说他对基于该架构设计芯片持开放态度。在那之前,Arm 拥有更可靠的硬件和软件生态系统,以及可以提供给客户的工具集。

“这很难说,因为我们自己的 RISC-V 芯片需要认真对待 HPC,”Notton 说。

Notton 说,如果 RISC-V 出现,Arm 会做出反应并采取一些措施。

英特尔正与巴塞罗那超级计算中心密切合作,打造用于超级计算的 RISC-V 芯片。但是,用于 HPC 的 RISC-V“还需要很多年”,英特尔超级计算集团副总裁兼总经理 Jeff McVeigh 说。

BSC 希望在欧洲的路线图上增加一个高性能的 RISC-V 处理器,并且在试验新芯片方面有着丰富的历史。超级计算中心与英特尔的合作更多是围绕将 RISC-V 核心整合到小芯片中,这是一种新型芯片设计,可以将多个处理器模块塞入单个芯片封装中。

英特尔的制造未来围绕小芯片展开,这将增加设计灵活性,能够将 CPU、GPU、I/O、内存类型、电源管理其他电路放入芯片封装中。英特尔正在为 2025 年开发一款名为 Falcon Shores的服务器芯片 ,它将以小芯片形式集成英特尔的 GPU 和 x86 CPU 设计。

McVeigh 说,BSC 合作伙伴正在研究 Falcon Shores 以外的未来变体,这些变体允许将 RISC-V 集成为 x86 的主要 CPU 替代方案。

McVeigh 说,除了设计芯片之外,要将 RISC-V 引入 HPC 还有很多工作要做。

“走着瞧。编写代码移植、性能以及所有这些东西是一个漫长的过程,但我们认为有一个潜在的未来,”McVeigh 说。

最热情的 RISC-V 支持者是为欧洲设计本土芯片的学术研究人员。

德国 Jülich 超级计算中心拥有一些世界上最快的超级计算机,它对包括 RISC-V 在内的许多架构都很感兴趣,Forschungszentrum Jülich 的 RG 下一代架构和原型负责人 Estela Suarez 说。

“我们处于软件开发的更高层次。我们确保支持硬件堆栈,”Suarez 说。

RISC-V 被设计为模块化指令集,其基数非常小,不到 50 条指令。可以像乐高积木一样附加到基础 ISA 上的自定义内核。与依赖集成的竞争对手相比,RISC-V 的可扩展性被视为一种优势。

各国和地区对芯片的武器化,加大了欧洲和中国基于RISC-V打造本土芯片的力度。美国已禁止向中国出口先进的 CPU 和 GPU。美国还禁止向俄罗斯出口所有半导体,Yadro 等公司也在进行 RISC-V 设计。

欧洲处理器计划预计用于 AI 等应用程序的原生 RISC-V 加速器将比通用 CPU 快得多。

EPI的高性能加速器EPAC基于RISC-V架构,拥有Semidynamics开发的Avispado向量处理单元,以及法国Kalray开发的RISC-V CPU。它还具有张量加速器和用于可重构逻辑的板载 FPGA

第一个 EPAC 版本于上个月流片,后续版本 EPAC-2 已在 2024 年的路线图上。EPAC-2 与 Rhea 2 芯片的目标是从 2024 年开始在欧洲百亿亿级超级计算机中部署,据称EPI 的路线图。

“真正重要的是,欧洲支持我们构建制造优质芯片所需的整个知识链。在黑板单元上有一个有好的架构想法的人是不够的,”巴塞罗那超级计算中心高级研究员菲利波·曼托瓦尼 (Filippo Mantovani) 说。

同时领导 EPI 加速器开发的 Mantovani 说,更重要的是在该地区发展欧洲的专业知识和繁荣的半导体生态系统,这将有利于该地区的芯片公司。

BSC 和其他大学还参与了基于 RISC-V 架构的高性能计算机 Monte Cimone 的开发。

Monte Cimone 集群包括四个刀片中的八个计算节点。每个节点都有 SiFive 的 U740 芯片,它有四个 64 位 U74 内核,频率高达 1.2 GHz。根据一篇关于该系统的研究论文,这些系统是 SiFive HiFive Unmatched 主板,具有 16GB DDR4 内存、1TB NVMe 存储和 PCIe 扩展卡。

该系统的创建是为了测试应用程序及其性能,很像十多年前的 Mont Blanc 系统,用于在 HPC 环境中测试 Arm 处理器。Arm 处理器现已用于世界上第二快的超级计算机 Fugaku,该计算机部署在日本的 Riken 计算科学中心。

Monte Cimone 的研究指出,虽然 RISC-V 的部署正在增长并且软件堆栈正在迅速成熟,但“很明显,SoC 的性能和内核数量不足以达到与成熟的 Arm 和 x86 内核相媲美的性能。”

管理 ISA 开发的 RISC-V International 得到了一些最大的芯片制造商的支持。ISA也被用在谷歌正在开发的一款TPU芯片上,英特尔和SiFive展示了一款名为Horse Creek的计算板,采用英特尔4代工艺制造,支持最新的DDR5内存和PCIe 5.0接口

Asanović 举例说明历史计算趋势有利于 RISC-V。曾经广泛用于高性能计算的指令集,包括 DEC 的 Alpha、Intel 的 Itanium 和 Oracle 的 SPARC,已经消失。

随着更多芯片的定制化,x86 和 Arm 等专有芯片设计可能面临挑战。x86 架构主导了注重集成的“板”时代,而 Arm 则主导了集成调制解调器和 GPU 的移动时代。但随着芯片定制化的发展,公司反对将自己的未来押在专有设计上,而 RISC-V 更具经济意义,可以扩展到更多的计算能力。

RISC-V International 有一个特别兴趣小组推动 HPC,并且正在进行将 HPC 功能添加到 RISC-V 的项目。也有许多来自学术界和工业界的人为 ISA 做出贡献,使其成为一项社区工作。

“我们甚至有一个 128 位地址基版本的草案,因为我们将在本世纪末需要它,”Asanović 说。

目前,HPC 的市场规模还不足以证明定制芯片的合理性,因此小芯片模型将有助于以合理的成本设计带有加速器的芯片。

RISC-V……是不可避免的,Asanović说,并补充说想想以太网。想想Linux。这就是 RISC-V 正在发生的事情。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19295

    浏览量

    230001
  • RISC-V
    +关注

    关注

    45

    文章

    2290

    浏览量

    46191

原文标题:在几年内,RISC-V将超越X86和Arm?

文章出处:【微信号:AI_Architect,微信公众号:智能计算芯世界】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    什么是RISC-V?以及RISC-VARMX86的区别

    和性能也会有所不同。常见的ISA包括ARMx86、MIPS、PowerPC、RISC-V等。ISA的选择对计算机系统的性能、功耗、软件兼容性、应用场景等都有很大的影响。 简单点比喻可以把指令集架构理解为
    发表于 11-16 16:14

    RISC-V的理论与实践探讨

    项目,旨在通过简化指令集来优化计算效率。RISC-V与传统的封闭式架构(如x86ARM)不同,它是一个开放标准,这意味着任何个人或组织都可以自由使用、修改和扩展这一指令集。因此,RISC-V
    的头像 发表于 09-10 09:16 386次阅读

    为什么要有RISC-V

    ,RV32IMFD乘法(RV32M),单精度浮点RV32F)和双精度浮点RV32D)的扩展添加到了基础指令集RV32I)中。 继续用我们刚才的类比来说,RISC-V提供的是菜单,而不是一顿应有尽有的自助餐
    发表于 07-27 15:05

    探索RISC-V二进制翻译,openKylin成功在SG2042平台运行X86架构软件!

    众所周知,在新的指令集架构发展初期,往往采用兼容其他架构软件的方法来拓展自身生态体系,如苹果公司的Rosetta2和微软的Arm64EC,都是X86架构软件运行在ARM架构的系统之上
    的头像 发表于 07-24 08:34 579次阅读
    探索<b class='flag-5'>RISC-V</b>二进制翻译,openKylin成功在SG2042平台运行<b class='flag-5'>X86</b>架构软件!

    走进RISC-V:芯片界的新革命

    与传统的x86ARM架构相比,RISC-V以其开源和灵活性,吸引了越来越多的目光。在当今芯片产业的热门词汇中,RISC-V绝对值得我们关注。那么,
    的头像 发表于 07-12 08:28 644次阅读
    走进<b class='flag-5'>RISC-V</b>:芯片界的新革命

    RISC-V信息速递】反X86ARM垄断?很多人低估了RISC-V的颠覆性

    原文标题:【RISC-V信息速递】反X86ARM垄断?很多人低估了RISC-V的颠覆性文章出处:【微信公众号:RISCV国际人才培养认证中心】欢迎添加关注!文章转载请注明出处。
    的头像 发表于 06-08 08:36 234次阅读
    【<b class='flag-5'>RISC-V</b>信息速递】反<b class='flag-5'>X86</b>和<b class='flag-5'>ARM</b>垄断?很多人低估了<b class='flag-5'>RISC-V</b>的颠覆性

    RISC-V的MCU与ARM对比

    RISC-V的MCU与ARM在多个方面存在显著的区别,以下是两者的对比: 开源与专有 RISC-VRISC-V是一种开源的指令集架构(ISA),允许任何人免费使用、修改和贡献
    发表于 05-27 15:58

    谷歌发布Axion新款数据中心AI芯片,性能超越x86及云端

    谷歌预计通过Google Cloud提供Axion AI芯片给客户。谷歌强调这款基于ARM的CPU产品具有优越的性能表现,甚至超越了传统的x86芯片及云端通用
    的头像 发表于 04-10 16:32 892次阅读

    谷歌发布Arm架构CPU,性能超越x86和通用Arm芯片

    据悉,谷歌计划借助谷歌云提供名为Axion的基于Arm的中央处理器(CPU)。该公司表示,其性能优越,超过同类x86芯片及云端通用Arm芯片。
    的头像 发表于 04-10 09:25 576次阅读

    “芯”破局者RISC-V,风好正是扬帆时

    导读RISC-V能否和x86Arm一起成为三大主流架构?不仅限于我国,各国都陆续RISC-V架构列为国家级发展规划。作为一种开源开放、模
    的头像 发表于 03-05 08:28 337次阅读
    “芯”破局者<b class='flag-5'>RISC-V</b>,风好正是扬帆时

    arm架构和x86架构区别 linux是x86还是arm

    ARM架构和x86架构的概述 1.1 ARM架构 ARM(Advanced RISC Machines)架构是一种精简指令集计算机(
    的头像 发表于 01-30 13:46 1.9w次阅读

    RISC-V开放架构设计之道|阅读体验】一本别出心裁的RISC-V架构之书(第一章)

    的计算机体系架构专 别出心裁地按照RISC-V模块化的指令来组织内容 对比x86ARM 和MIPS 的设计,通过对比分析,突显RISC-V 的优势 可以作为从业者随时翻阅的案头参考书
    发表于 01-24 19:06

    RISC-V开放架构设计之道|阅读体验】 RISC-V设计必备之案头小册

    中出现的RISC-V拓展。 这本书的开篇讲的是,为什么我们需要RISC-V指令集? 从过去的ISA的特点进行引入,先以目前主流的x86指令集架构为例列出了增量式指令集架构中普遍含有的的一个缺点,并从指令集设计导论中
    发表于 01-22 16:24

    车用RISC-V研究:定制化芯片或成未来方向,RISC-V挑战ARM

    RISC-V(Reduced Instruction Set Computing - Five),中文名为第五代精简指令集。它是一种基于精简指令集原则的开源指令集架构(ISA),可用于设计和实现处理器芯片和计算机体系结构。它是全球共识的第三大架构,与X86
    的头像 发表于 01-19 15:45 755次阅读
    车用<b class='flag-5'>RISC-V</b>研究:定制化芯片或成未来方向,<b class='flag-5'>RISC-V</b><b class='flag-5'>将</b>挑战<b class='flag-5'>ARM</b>

    浅谈RISC-V在人工智能的应用

    RISC-V内核的指令集只有47条指令。x86指令的实际数量难以计算,可能将近1000个。尽管Arm的指令集很小,但仍然比RISC-V的指令集大很多。
    发表于 01-04 10:46 674次阅读
    浅谈<b class='flag-5'>RISC-V</b>在人工智能的应用