0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

锁相环中的分频器

加油射频工程师 来源:加油射频工程师 作者:加油射频工程师 2022-11-18 14:07 次阅读

锁相环中的分频器,是一个神来之笔,有了这个分频器,一个PCB板上,只需要一个好晶振,就可以获得几乎任何频率的,而且指标优良的信号

f2fe79b4-66fd-11ed-8abf-dac502259ad0.png

分频器放置于锁相环的反馈回路中,作用是将VCO的高频率信号以指定的分频倍数分频到参考频率,然后输入到鉴相器,与参考时钟,也就是晶振,进行比较。

频率低的分频器,可以用一个通用可编程计数器实现。

比如说,有一个计数器,它对输入时钟信号的上升沿进行计数,每计到N个上升沿,就输出一个上升沿,那么这个计数器就可以看做分频比为N的分频器。

但是这种通用可编程计数器只能在较低的频率下工作(通常在1GHz以下),所以就不满足我们射频上的需要了。而且,退一万步讲,就算频率上满足要求了,但是功耗性能也不是最优的。

分频器的输入端是锁相环中工作频率最高的电路,也是功耗最大的电路。

在射频锁相环的分频器设计中,按照工作频率,将整个分频器分为前端和后端两部分。

前端呢,负责高频信号的分频,将高频信号分频到较低频率。

后端呢,可以使用可编程计数器,进一步将信号分频至所需的频率。

前端电路称为预定标器,最常用的是双模预定标器,即具有两个分频比为N或N+1的预定标器,常见的分频比有8或9,4或5等,分频比由一位输入控制信号来决定。

在现代锁相环中,经常用到的分频器是基于双模预定标器的双模分频器,如下图所示。

f30a95f0-66fd-11ed-8abf-dac502259ad0.png

其中,预定标器由控制信号控制其分频比为N或者N+1,P和S为两个可编程计数器,这里分别设置为分频比P和S,并且满足P大于等于S。

双模分频器的工作原理是这样的:

(1) 在一个周期开始时,预定标器设定为分频比N+1,即每输入N+1个振荡器时钟沿,预定标器输出一个时钟沿给下面的计数器P和S。

(2) 当计数器S得到S个输入时钟沿时,因为S值通常小于P值,所以其首先输出一个时钟沿,然后停止计数。此时,分频器已接收到S(N+1)个振荡器时钟沿。

(3) S计数器的输出时钟沿,改变了预定标器的控制信号,预定标器分频比改变为N,

(4) 在P计数器接收到下(P-S)个预定标器输出时钟沿后,P计数器计数达到P,输出一个时钟沿,这意味着分频器又接收到(P-S)*N个振荡器时钟沿。

(5) P计数器的输出时钟沿重置整个分频器,一个分频器周期就结束了。

这样,在一个分频器周期内,总共接收到S(N+1)+(P-S)N,也就是PN+S个振荡器时钟沿,这样就实现了PN+S的分频比,其中P大于或等于S。

这样的话,只要改变S的值,就可以使分频比以1的步进变化。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 锁相环
    +关注

    关注

    35

    文章

    584

    浏览量

    87756
  • 分频器
    +关注

    关注

    43

    文章

    447

    浏览量

    49904

原文标题:锁相环中的分频器

文章出处:【微信号:加油射频工程师,微信公众号:加油射频工程师】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    基于可编程逻辑芯片和CPU实现数字锁相环频率合成器的设计

    数字锁相环频率合成系统的工作原理是:锁相环对高稳定度的基准频率(通常由晶体振荡直接或经分频后提供)进行精确锁定,环内串接可编程的分频器,通
    发表于 07-23 16:47 1612次阅读
    基于可编程逻辑芯片和CPU实现数字<b class='flag-5'>锁相环</b>频率合成器的设计

    请问有没有对TDF8532芯片比较了解的大佬

    想具体了解一下锁相环部分,尤其是锁相环中分频器分频逻辑
    发表于 06-04 11:04

    基于FPGA的任意分频器设计

    本帖最后由 weihu_lu 于 2014-6-19 16:25 编辑 作者:卢威虎1、前言 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如
    发表于 06-19 16:15

    传输线为2~5米产生的附加抖动易引起锁相环失锁吗?

    存在10钟状态,在每次上电时都能保证是恒定的其中一种状态吗?是否可以把倍频锁相环中分频器取消而直接实现反馈功能,这样能保证倍频输出时钟clk_out和输入时钟clk_in的相对相位也是恒定的?
    发表于 09-18 11:14

    如何利用CPLD/FPGA设计多功能分频器

    分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%
    发表于 08-12 07:50

    分频电路由什么构成?2.4GHz动态CMOS分频器设计难吗?

    查询了一些资料,知道了分频器锁相环电路中的基本单元.是锁相环中工作在最高频率的单元电路。传统分频器常用先进的高速工艺威廉希尔官方网站 实现。如双极、GaAs、SiGe工艺等。随着CMOS器件的尺寸
    发表于 04-07 06:17

    基于adf4351锁相环相关硬件的设计资料分享

    ADF4351锁相环介绍及相关硬件设计ADF4351是ADI公司推出的一款集成VCO的锁相环芯片。其输出频率范围可配置为35MHZ到4400MHZ,这取决于参考频率和寄存配置。其内部包括整数N
    发表于 01-11 07:28

    锁相环频率合成器(Motorola集成电路应用威廉希尔官方网站 丛书)

    锁相环频率合成器(Motorola集成电路应用威廉希尔官方网站 丛书):锁相环路设计基础,鉴相,压控振荡,程序分频器,前置
    发表于 09-05 08:20 0次下载
    <b class='flag-5'>锁相环</b>频率合成器(Motorola集成电路应用威廉希尔官方网站
丛书)

    小数分频锁相环的工作原理

    议程PLL介绍及小数分频锁相环的优点小数分频锁相环的错误使用小数分频锁相环详解参考杂散及如何减少
    发表于 05-28 14:58 0次下载

    基于CPLD/FPGA的多功能分频器的设计与实现

    基于CPLD/FPGA的多功能分频器的设计与实现 引言   分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求
    发表于 11-23 10:39 1326次阅读
    基于CPLD/FPGA的多功能<b class='flag-5'>分频器</b>的设计与实现

    MAX9382在锁相环中的应用

    MAX9382在锁相环中的应用 该应用笔记讨论了鉴频鉴相的指标对锁相环(PLL)死区及抖动性能的影响。在使用电荷泵环路滤波的PLL设计中,通过产生具有最小脉宽的鉴相输
    发表于 01-11 17:54 1114次阅读
    MAX9382在<b class='flag-5'>锁相环中</b>的应用

    什么是分频器 分频器介绍

    什么是分频器 分频器介绍     分频器是指将不同频段的声音信号区分开来,分别给于放大,然后送到相应频段的扬声中再进行重放
    发表于 02-05 17:51 4415次阅读

    低杂散锁相环中鉴频鉴相与电荷泵的设计

    低杂散锁相环中鉴频鉴相与电荷泵的设计_李森
    发表于 01-07 22:14 3次下载

    利用FPGA威廉希尔官方网站 实现各类分频器的设计

    分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求
    的头像 发表于 08-07 08:00 9626次阅读
    利用FPGA威廉希尔官方网站
实现各类<b class='flag-5'>分频器</b>的设计

    锁相环中压控振荡的固定频率是怎么确定的?是要和电网频率一致?

    锁相环中的压控振荡的固定频率是怎么确定的?是要和电网频率一致吗? 锁相环(PLL)是一种常见的电路和控制系统,广泛应用于通信、信号处理、时钟同步等领域。锁相环中的压控振荡
    的头像 发表于 01-31 15:42 832次阅读