0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

过孔串扰的问题

Meanwellsh 来源:信号完整性学习之路 作者:信号完整性学习之 2022-11-07 11:20 次阅读

在硬件系统设计中,通常我们关注的串扰主要发生在连接器芯片封装和间距比较近的平行走线之间。但在某些设计中,高速差分过孔之间也会产生较大的串扰,本文对高速差分过孔之间的产生串扰的情况提供了实例仿真分析和解决方法。

高速差分过孔间的串扰

对于板厚较厚的PCB来说,板厚有可能达到2.4mm或者3mm。以3mm的单板为例,此时一个通孔在PCB上Z方向的长度可以达到将近118mil。如果PCB上有0.8mm pitch的BGA的话,BGA器件的扇出过孔间距只有大约31.5mil。

如下图所示,两对相邻差分过孔之间Z方向的并行长度H大于100mil,而两对差分过孔在水平方向的间距S=31.5mil。在过孔之间Z方向的并行距离远大于水平方向的间距时,就要考虑高速信号差分过孔之间的串扰问题。

顺便提一下,高速PCB设计的时候应该尽可能最小化过孔stub的长度,以减少对信号的影响。如下图示,靠近Bottom层走线这样Stub会比较短,或者可以采用背钻的方式。

534bd914-5c55-11ed-a3b6-dac502259ad0.png

差分过孔间串扰的仿真分析

下面是对一个板厚为3mm,0.8mm BGA扇出过孔pitch为31.5mil,过孔并行距离H=112mil的设计实例进行的仿真。

如下图所示,我们根据走线将4对差分对定义成8个差分端口

536bbd88-5c55-11ed-a3b6-dac502259ad0.png

假设差分端口D1—D4是芯片的接收端,我们通过观察D5、D7、D8端口对D2端口的远端串扰来分析相邻通道的串扰情况。

由下图所示的结果我们可以看到距离较近的两个通道,通道间的远端串扰可以达到-37dB@5GHz和-32dB@10GHz,需要进一步优化设计来减小串扰。

5388c964-5c55-11ed-a3b6-dac502259ad0.png

也许读到这里会产生疑问:如何判定是差分过孔引起的串扰而不是差分走线引起的串扰呢?

为了说明这个问题,我们将上述的实例分成BGA扇出区域和差分走线两部分分别进行仿真。仿真结果如下图所示:

53a4b8e0-5c55-11ed-a3b6-dac502259ad0.png

从上图右侧的仿真结果可以看出差分走线间的串扰都在-50dB以下,在10GHz频段下甚至达到了 -60dB以下。而BGA扇出区域的串扰和原来整体仿真的串扰数值比较接近。

从上图中的仿真结果我们可以得出在上述实例中差分过孔间的串扰起主要作用。

差分过孔间串扰的优化

了解了此类问题产生串扰的根源,优化差分过孔之间串扰的方法就比较明确了。增加差分过孔之间的间距是简单易行并且十分有效的方法。我们在实例原设计的基础上将差分过孔位置进行了优化,使得每对差分过孔之间的间距大于75mil。

从下图所示的仿真结果以及表1的数据对比可以看出,优化后的远端串扰比原设计在15GHz频带内有15~20dB的改善,在15~20GHz频带内有10dB的改善。

54389d1c-5c55-11ed-a3b6-dac502259ad0.png

5460bf72-5c55-11ed-a3b6-dac502259ad0.png

最后,说一点个人想法:高速产品,比如服务器、交换机等,厚度超过2mm,考虑背钻的时候,就该考虑Z轴的串扰问题,串扰肯定是有。本文给出的方法是:拉大过孔间距。方法简单粗暴,也有相关数据支撑,实际的产品,PCB板设计中,布局空间的问题,一般给不到75mils的间距要求,应用难度有点大。如果能给出一个可行且优化的数值,那就更好了。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4322

    文章

    23124

    浏览量

    398514
  • 连接器
    +关注

    关注

    98

    文章

    14568

    浏览量

    136759
  • 串扰
    +关注

    关注

    4

    文章

    189

    浏览量

    26963

原文标题:过孔串扰的问题

文章出处:【微信号:信号完整性学习之路,微信公众号:信号完整性学习之路】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速差分过孔之间的分析

    在硬件系统设计中,通常我们关注的主要发生在连接器、芯片封装和间距比较近的平行走线之间。但在某些设计中,高速差分过孔之间也会产生较大的
    发表于 12-18 10:45 4684次阅读

    什么是?如何减少

    01 . 什么是?   是 PCB 的走线之间产生的不需要的噪声 (电磁耦合)。
    的头像 发表于 05-23 09:25 6513次阅读
    什么是<b class='flag-5'>串</b><b class='flag-5'>扰</b>?如何减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>?

    学习笔记(1)

    讲到,基础的知识比如是由电场耦合和磁场耦合的共同结果啊,从
    的头像 发表于 10-25 14:43 4355次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>学习笔记(1)

    高速差分过孔之间的分析及优化

    在硬件系统设计中,通常我们关注的主要发生在连接器、芯片封装和间距比较近的平行走线之间。但在某些设计中,高速差分过孔之间也会产生较大的
    发表于 09-04 14:48

    高速差分过孔产生的情况仿真分析

    方向的间距时,就要考虑高速信号差分过孔之间的问题。顺便提一下,高速PCB设计的时候应该尽可能最小化过孔stub的长度,以减少对信号的影响。如下图所1示,靠近Bottom层走线这样S
    发表于 08-04 10:16

    同样是BGA扇出,为什么别人设计出来的性能就是比你好!

    位置的,大家知道,一般在BGA内,高速信号都是相邻的,因此要通过打过孔到内层,然后走出BGA,这就是所谓的BGA扇出。 这种BGA扇出结构设计对高速信号性能而言,难点就2个,一是这个扇出位置的阻抗优化
    发表于 11-07 10:24

    高速差分过孔之间的仿真分析

    本文对高速差分过孔之间的产生的情况提供了实例仿真分析和解决方法。 高速差分过孔间的 对于
    发表于 03-20 14:44 1547次阅读
    高速差分<b class='flag-5'>过孔</b>之间的<b class='flag-5'>串</b><b class='flag-5'>扰</b>仿真分析

    解决的方法

    在电子产品的设计中普遍存在,通过以上的分析与仿真,了解了的特性,总结出以下减少的方法
    的头像 发表于 08-14 11:50 1.9w次阅读

    浅谈层叠设计、同层、层间

    1、 层叠设计与同层 很多时候,超标的根源就来自于层叠设计。也就是我们第一篇文章说的设计上先天不足,后面纠正起来会比较困难。 讲到层叠对
    的头像 发表于 04-09 17:21 4360次阅读
    浅谈层叠设计、同层<b class='flag-5'>串</b><b class='flag-5'>扰</b>、层间<b class='flag-5'>串</b><b class='flag-5'>扰</b>

    浅谈溯源,是怎么产生的

    文章——溯源。 提到,防不胜防,令人烦恼。不考虑,仿真波形似乎一切正常,考虑了
    的头像 发表于 03-29 10:26 3400次阅读

    实例分析:高速差分过孔之间的资料下载

    电子发烧友网为你提供实例分析:高速差分过孔之间的资料下载的电子资料下载,更有其他相关的电路图、源代码、课件教程、中文资料、英文资料、参考设计、用户指南、解决方案等资料,希望可以帮助到广大的电子工程师们。
    发表于 04-04 08:55 11次下载
    实例分析:高速差分<b class='flag-5'>过孔</b>之间的<b class='flag-5'>串</b><b class='flag-5'>扰</b>资料下载

    高速差分过孔间的 差分过孔的仿真分析

    假设差分端口D1—D4是芯片的接收端,我们通过观察D5、D7、D8端口对D2端口的远端来分析相邻通道的情况。
    发表于 11-11 12:28 788次阅读

    什么是?如何减少

    是 PCB 的走线之间产生的不需要的噪声 (电磁耦合)。
    的头像 发表于 05-22 09:54 3945次阅读
    什么是<b class='flag-5'>串</b><b class='flag-5'>扰</b>?如何减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>?

    的类型,产生的原因?

    当信号通过电缆发送时,它们面临两个主要的通信影响因素:EMI和。EMI和严重影响信噪比。通过容易产生EMI 和
    的头像 发表于 07-06 10:07 2053次阅读

    什么是?NEXT近端定义介绍

    双绞线的就是其中一个线对被相邻的线对的信号进来所干扰就是
    的头像 发表于 11-01 10:10 1296次阅读
    什么是<b class='flag-5'>串</b><b class='flag-5'>扰</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>扰</b>定义介绍