0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

什么是晶圆级封装

旺材芯片 来源:今日半导体 作者:今日半导体 2022-04-06 15:24 次阅读

晶圆级封装(Wafer Level Packaging,缩写WLP)是一种先进的封装威廉希尔官方网站 ,因其具有尺寸小、电性能优良、散热好、成本低等优势,近年来发展迅速。根据Verified Market Research 研究数据,晶圆级封装市场 2020 年为 48.4 亿美元,预计到 2028 年将达到 228.3 亿美元,从 2021 年到 2028 年的复合年增长率为 21.4%。

一、晶圆级封装VS传统封装

在传统晶圆封装中,是将成品晶圆切割成单个芯片,然后再进行黏合封装。不同于传统封装工艺,晶圆级封装是在芯片还在晶圆上的时候就对芯片进行封装,保护层可以黏接在晶圆的顶部或底部,然后连接电路,再将晶圆切成单个芯片。

2bee0aa8-ac8e-11ec-aa7f-dac502259ad0.png

相比于传统封装,晶圆级封装具有以下优点:

1、封装尺寸小

由于没有引线、键合和塑胶工艺,封装无需向芯片外扩展,使得WLP的封装尺寸几乎等于芯片尺寸。

2、高传输速度

与传统金属引线产品相比,WLP一般有较短的连接线路,在高效能要求如高频下,会有较好的表现。

3、高密度连接

WLP可运用数组式连接,芯片和电路板之间连接不限制于芯片四周,提高单位面积的连接密度。

4、生产周期短

WLP从芯片制造到、封装到成品的整个过程中,中间环节大大减少,生产效率高,周期缩短很多。

5、工艺成本低

WLP是在硅片层面上完成封装测试的,以批量化的生产方式达到成本最小化的目标。WLP的成本取决于每个硅片上合格芯片的数量,芯片设计尺寸减小和硅片尺寸增大的发展趋势使得单个器件封装的成本相应地减少。WLP可充分利用晶圆制造设备,生产设施费用低。

二、晶圆级封装的工艺流程

2c02c128-ac8e-11ec-aa7f-dac502259ad0.png

图 WLP工艺流程

晶圆级封装工艺流程如图所示:

1、涂覆第一层聚合物薄膜,以加强芯片的钝化层,起到应力缓冲的作用。聚合物种类有光敏聚酰亚胺(PI)、苯并环丁烯(BCB)、聚苯并恶唑(PBO)。

2、重布线层(RDL)是对芯片的铝/铜焊区位置重新布局,使新焊区满足对焊料球最小间距的要求,并使新焊区按照阵列排布。光刻胶作为选择性电镀的模板以规划RDL的线路图形,最后湿法蚀刻去除光刻胶和溅射层。

3、涂覆第二层聚合物薄膜,是圆片表面平坦化并保护RDL层。在第二层聚合物薄膜光刻出新焊区位置。

4、凸点下金属层(UBM)采用和RDL一样的工艺流程制作。

5、植球。焊膏和焊料球通过掩膜板进行准确定位,将焊料球放置于UBM上,放入回流炉中,焊料经回流融化与UBM形成良好的浸润结合,达到良好的焊接效果。

三、晶圆级封装的发展趋势

随着电子产品不断升级换代,智能手机5GAI等新兴市场对封装威廉希尔官方网站 提出了更高要求,使得封装威廉希尔官方网站 朝着高度集成、三维、超细节距互连等方向发展。晶圆级封装威廉希尔官方网站 可以减小芯片尺寸、布线长度、焊球间距等,因此可以提高集成电路的集成度、处理器的速度等,降低功耗,提高可靠性,顺应了电子产品日益轻薄短小、低成本的发展要需求。

晶圆级封装威廉希尔官方网站 要不断降低成本,提高可靠性水平,扩大在大型IC方面的应用:

1、通过减少WLP的层数降低工艺成本,缩短工艺时间,主要是针对I/O少、芯片尺寸小的产品。

2、通过新材料应用提高WLP的性能和可靠度。主要针对I/O多、芯片尺寸大的产品。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    456

    文章

    50936

    浏览量

    424685
  • 晶圆
    +关注

    关注

    52

    文章

    4927

    浏览量

    128099
  • 封装
    +关注

    关注

    127

    文章

    7941

    浏览量

    143093

原文标题:【科普】什么是晶圆级封装

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    封装威廉希尔官方网站 详解:五大工艺铸就辉煌!

    随着半导体威廉希尔官方网站 的飞速发展,封装(Wafer Level Packaging, WLP)作为一种先进的封装威廉希尔官方网站 ,正逐渐在集成电路
    的头像 发表于 01-07 11:21 155次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>威廉希尔官方网站
详解:五大工艺铸就辉煌!

    先进封装威廉希尔官方网站 - 6扇出型封装(FOWLP)

    先进封装威廉希尔官方网站 (Semiconductor Advanced Packaging) - 1 混合键合威廉希尔官方网站 (上) 先进封装威廉希尔官方网站 (Semiconductor Advanced Packaging) - 2
    的头像 发表于 12-06 11:37 652次阅读
    先进<b class='flag-5'>封装</b>威廉希尔官方网站
- 6扇出型<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>(FOWLP)

    一文了解封装中的垂直互连结构

    了更高的要求。以当下热门的封装为切入点,重点阐述并总结目前在
    的头像 发表于 11-24 11:47 469次阅读
    一文了解<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>中的垂直互连结构

    详解不同封装的工艺流程

    在本系列第七篇文章中,介绍了封装的基本流程。本篇文章将侧重介绍不同
    的头像 发表于 08-21 15:10 1727次阅读
    详解不同<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>的工艺流程

    扇入型和扇出型封装的区别

    封装是一种先进的半导体封装威廉希尔官方网站 ,被广泛应用在存储器、传感器、电源管理等对尺寸和成本要求较高的领域中。在这些领域中,这种威廉希尔官方网站 能够满足现代
    的头像 发表于 07-19 17:56 1714次阅读

    Moldex3D模流分析之封装(EWLP)制程

    与准备分析。注:此教学使用的案例为嵌入式封装(EWLP)制程的仿真,压缩成型模块(CM)另外还支持了许多不同制程类型,如非流动性底部充填及非导电性黏着等。此教
    的头像 发表于 07-10 08:35 1544次阅读
    Moldex3D模流分析之<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>(EWLP)制程

    英特尔二季度酷睿 Ultra供应受限,封装为瓶颈

    然而,英特尔目前面临的问题在于,后端封装环节的供应瓶颈。
    的头像 发表于 04-29 11:39 462次阅读

    扇出型封装封装可靠性问题与思考

    在 FOWLP 中存在两个重要概念, 即扇出型封装封装。如图 1 所示, 扇出型封装(F
    的头像 发表于 04-07 08:41 1750次阅读
    扇出型<b class='flag-5'>封装</b><b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>可靠性问题与思考

    剖析封装结构的构造原理

    其中,有一个插图,知识星球里有朋友不明白每层的构造原理,这里我来剖析一下。
    的头像 发表于 04-03 11:43 1637次阅读
    剖析<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>结构的构造原理

    一文看懂封装

    共读好书 在本文中,我们将重点介绍半导体封装的另一种主要方法——封装(WLP)。本文将探讨
    的头像 发表于 03-05 08:42 1407次阅读
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>

    不同材料在封装中的作用

    共读好书 本篇文章将探讨用于封装(WLP)的各项材料,从光刻胶中的树脂,到承载系统(W
    的头像 发表于 02-18 18:16 1015次阅读
    不同材料在<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>中的作用

    封装的五项基本工艺

    在本文中,我们将重点介绍半导体封装的另一种主要方法——封装(WLP)。本文将探讨
    发表于 01-24 09:39 1982次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>的五项基本工艺

    三星Exynos 2400采用扇出式封装提升性能和散热

    新版3DMark Wild Life极限压力测试中,Exynos 2400取得了优异成绩,超越前代产品Exynos 2200两倍,甚至与苹果的A17 Pro并驾齐驱。为保障良好散热,三星为全系Galaxy S24机型配置了冷却设备。
    的头像 发表于 01-19 13:52 829次阅读

    封装用半烧结型银浆粘接工艺

    共读好书 李志强 胡玉华 张岩 翟世杰 (中国电子科技集团公司第五十五研究所) 摘要: 选取了一种半烧结型银浆进行粘接工艺研究,通过剪切强度测试和空洞率检测确定了合适的点胶工艺参数,并进行了红外热阻测试和可靠性测试。结果表明,该半烧结型银浆的工艺操作性好,烧结后胶层空洞率低;当胶层厚度控制在30 µm左右时,剪切强度达到25.73 MPa;采用半烧结型银浆+TSV转接板的方式烧结功放芯片,其导热性能满足芯片的散热要求;经过可靠性测
    的头像 发表于 01-17 18:09 932次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>用半烧结型银浆粘接工艺

    芯片制造全流程:从加工到封装测试的深度解析

    传统封装需要将每个芯片都从中切割出来并放入模具中。
    发表于 01-12 09:29 3439次阅读
    芯片制造全流程:从<b class='flag-5'>晶</b><b class='flag-5'>圆</b>加工到<b class='flag-5'>封装</b>测试的深度解析