0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

简述锁相环威廉希尔官方网站

FPGA之家 来源:FPGA之家 作者:FPGA之家 2021-04-27 15:17 次阅读

1 锁相环的基本概念

锁相环(Phase Locked Loop,PLL)是一个闭环负反馈相位控制系统,至少包含3个基本单元电路:

鉴相器(Phase Detector,PD);

环路滤波器(Loop Filter,LF);

压控振荡器(Voltage ControlledOscillator,VCO)。

ddc529c6-a67e-11eb-aece-12bb97331649.png

锁相环框图

2 锁相环的基本单元电路

加入分频器的锁相环由鉴相器(Phase Detector,PD)、环路低通滤波器(Loop Filter,LF)、压控振荡器(Voltage Controlled Oscillator,VCO)和分频器(Frequency Divider)组成。输入信号的相位和频率分别为θi(t)和ωi(t),单位分别为rad和rad/s;输出信号的相位和频率分别为θo(t)和ωo(t),单位分别为rad和rad/s。

dde00e4e-a67e-11eb-aece-12bb97331649.jpg

锁相环框图

鉴相器将输入周期信号的相位与压控振荡器输出信号的相位进行比较,得到相位差θc,PD将θc转换为误差电压信号ud(t)输出。误差电压通过环路滤波器进行滤波,滤除交流成分,滤波的过程即为对误差电压信号ud(t)求平均值的过程,输出直流控制电压uc(t)。uc(t)控制压控振荡器的输出频率,以减小输入信号与压控振荡器输出信号之间的相位误差。

理想情况下,压控振荡器输出信号的频率和相位等于输入参考信号的频率和相位,称环路处于锁定状态(同步状态、跟踪状态)。实际情况下,相差不为零,会存在一个很小且恒定的相位误差。

3 电荷泵锁相环

电荷泵锁相环由鉴频鉴相器(Phase FrequencyDetector,PFD)、电荷泵(Charge Pump,CP)、环路低通滤波器(Loop Filter,LF)、压控振荡器(Voltage Controlled Oscillator,VCO)组成。

ddf90fac-a67e-11eb-aece-12bb97331649.jpg

鉴频鉴相器与电荷泵、一阶RC无源环路滤波器的组合原理图如下图。PFD具有UP和DN两个输出端,输出差分信号。UP和DN输出端与电荷泵相连,控制电荷泵的电流开关。UP有效时,UP开关向环路滤波器提供泵电流Ip,当DN有效时,DN开关从环路滤波器吸收泵电流Ip。理想PFD具有第三态,即两个开关都断开,滤波器的输入端浮空。

de056360-a67e-11eb-aece-12bb97331649.png

4 直接数字频率合成器

DDS 的基本原理框图如下所示,主要包括频率预置电路、相位累加器、储存波形数据的 ROM数模转换器及低通滤波器。其中 K 为频率控制字,N 为相位累加数的位数,fclk 为输出时钟频率,fo为输出波形的频率。

de1a4816-a67e-11eb-aece-12bb97331649.jpg

相位累加器的 DDS 的核心,由 N 位加法器和N 位相位寄存器组成。在时钟脉冲 fclk 的控制下,加法器将频率寄存器中的频率控制字K 与相位寄存器输出的上一次累加的相位结果相加,以得到本次累加的结果,该结果存入相位寄存器。相位寄存器一方面将该结果反馈到加法器的输入端,在下一时钟脉冲的作用下,加法器继续与频率控制字相加;另一方面又将该累加值作为相位地址对波形 ROM 存储表进行寻址,输出的数据经DA转换器和低通滤波器后得到interwetten与威廉的赔率体系 波形。
编辑:lyn

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 锁相环
    +关注

    关注

    35

    文章

    585

    浏览量

    87784
  • 压控振荡器
    +关注

    关注

    10

    文章

    133

    浏览量

    29296
  • 鉴相器
    +关注

    关注

    1

    文章

    60

    浏览量

    23292
  • 环路滤波器
    +关注

    关注

    3

    文章

    26

    浏览量

    13165

原文标题:锁相威廉希尔官方网站

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    锁相环PLL在无线电中的应用 锁相环PLL与模拟电路的结合

    锁相环PLL在无线电中的应用 1. 频率合成 在无线电通信中,频率合成是生成所需频率信号的关键威廉希尔官方网站 锁相环可以用于生成稳定的频率输出,这对于调制和解调过程至关重要。通过调整PLL的参考频率和反馈路径
    的头像 发表于 11-06 10:49 316次阅读

    锁相环PLL的工作原理 锁相环PLL应用领域

    锁相环(Phase-Locked Loop,简称PLL)是一种电子电路,它能够自动调整输出信号的相位,使其与输入信号的相位同步。这种电路在电子工程领域有着广泛的应用,特别是在频率合成、时钟恢复、调制
    的头像 发表于 11-06 10:42 871次阅读

    数字锁相环固有的相位抖动是怎样产生的,如何解决

    数字锁相环(DPLL)固有的相位抖动主要来源于多个方面,这些抖动因素共同影响着锁相环的同步精度和稳定性。以下是数字锁相环相位抖动产生的主要原因:
    的头像 发表于 10-01 17:35 612次阅读

    简述锁相环的基本结构

    锁相环(Phase-LockedLoop, PLL),是一种反馈控制电路,电子设备正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的,它可用来从固定的低频信号生成稳定的输出高频信号。
    的头像 发表于 08-06 15:07 652次阅读
    <b class='flag-5'>简述</b><b class='flag-5'>锁相环</b>的基本结构

    锁相环频率合成器的特点和应用

    锁相环频率合成器(Phase-Locked Loop Frequency Synthesizer, PLLFS)是一种利用锁相环(Phase-Locked Loop, PLL)威廉希尔官方网站 实现频率合成的装置。其基本原理基于相位负反馈控制
    的头像 发表于 08-05 15:01 779次阅读

    锁相环锁相放大器的区别

    锁相环(Phase-Locked Loop, PLL)和锁相放大器(Lock-in Amplifier)是两种在电子学和信号处理领域广泛应用的威廉希尔官方网站 ,它们各自具有独特的工作原理、组成结构以及应用场景。以下将从定义、组成、工作原理、
    的头像 发表于 07-30 15:51 1314次阅读

    锁相环相位噪声的影响因素

    锁相环(Phase Locked Loop, PLL)相位噪声是评估锁相环性能的重要指标之一,它描述了输出信号相位的不稳定性。相位噪声的存在会直接影响系统的性能,如降低信号的信噪比、增加误码率、影响雷达系统的目标分辨能力等。以下将详细分析
    的头像 发表于 07-30 15:31 1451次阅读

    锁相环的工作原理和应用场景

    锁相环是一种利用相位同步产生的电压,去调谐压控振荡器(Voltage Controlled Oscillator, VCO)以产生目标频率的负反馈控制系统。它基于自动控制原理,通过外部输入的参考信号
    的头像 发表于 07-30 15:05 4442次阅读
    <b class='flag-5'>锁相环</b>的工作原理和应用场景

    倍频器与锁相环的区别

      在电子和通信领域,倍频器和锁相环(PLL)是两种常见的电路结构,它们在信号处理、频率合成和通信系统中扮演着重要角色。尽管两者在某些方面存在相似之处,但它们在功能、工作原理和应用领域等方面存在显著差异。本文将对倍频器和锁相环进行详细的比较和分析,以揭示它们之间的区别。
    的头像 发表于 06-20 11:34 1191次阅读

    锁相环的基本原理和主要作用

    锁相环(Phase Locked Loop,简称PLL)是一种在电子系统中广泛应用的负反馈控制系统,其主要作用是实现输入信号与输出信号之间的相位同步。在现代通信、雷达、导航、测量等领域,锁相环都发
    的头像 发表于 05-24 16:28 3681次阅读

    锁相环在电子和通信领域的应用原理

    怎么有了RC滤波器,锁相环就是二阶了?传递函数明明只有一阶啊?还有一阶?是的,那一阶存在于VCO中。
    发表于 03-04 14:18 537次阅读
    <b class='flag-5'>锁相环</b>在电子和通信领域的应用原理

    锁相环的输入输出相位一致吗?

    锁相环是保证相位一致,还是相位差一致?锁相环的输入输出相位一致吗? 锁相环(PLL)是一种回路控制系统,用于保持输出信号的相位与参考信号的相位之间的恒定关系。简单来说,锁相环的目的是保
    的头像 发表于 01-31 15:45 1187次阅读

    锁相环到底锁相还是锁频?

    锁相环到底锁相还是锁频? 锁相环(PLL)是一种常用的控制系统,主要用于同步时钟。它通过将被控信号的相位与稳定的参考信号进行比较,并产生相应的控制信号,使被控信号的相位保持与参考信号同步。这种控制
    的头像 发表于 01-31 15:25 2053次阅读

    锁相环同步带与捕获带有区别吗?

    锁相环同步带与捕获带有区别吗? 锁相环(简称PLL)同步带和捕获带是锁相环中两个重要的工作模式,它们在功能和应用上存在一些区别。 1. 定义和原理: - 锁相环同步带:同步带是
    的头像 发表于 01-31 11:31 1485次阅读

    数字锁相环威廉希尔官方网站 原理

    数字锁相环(DigitalPhase-LockedLoop,简称DPLL)是一种基于反馈控制的威廉希尔官方网站 ,用于实现精确的时序控制和相位同步。通过相位比较、频率差计算、频率控制、滤波和循环控制,它能够完成
    的头像 发表于 01-02 17:20 2023次阅读
    数字<b class='flag-5'>锁相环</b><b class='flag-5'>威廉希尔官方网站
</b>原理