0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何实现低BER(误码率)、低杂散输出和低相位噪声的系统级目标

电子设计 来源:电子设计 作者:电子设计 2022-02-21 15:37 次阅读

新兴的PLL + VCO (集成电压控制振荡器的锁相环)威廉希尔官方网站 能够针对蜂窝/4G微波无线电防务等应用快速开发低相位噪声频率合成器,ADI集成频综产品的频率覆盖为25 MHz到13.6 GHz。

蜂窝/4G、微波无线电、测试设备和防务子系统应用的无线电设计人员依赖高质量本振(LO)来实现低BER(误码率)、低杂散输出和低相位噪声的系统级目标。所有的RF和微波通信传感器系统,无论是基于interwetten与威廉的赔率体系 还是数字调制,都需要干净的LO信号源;无线电的容量越高,对LO信号的要求就越高。

有许多不同架构可用,但产生稳定LO源的最常用方法之一是将低相位噪声电压控制振荡器(VCO)和稳定基准电压及锁相环(PLL)组合构成频率合成器。不过,寻求最佳LO性能的设计人员必然会面临PLL/频率合成器、VCO、电荷泵及环路滤波器之间交互的诸多相关挑战,更不用说由于电路板布局和不良电源噪声所带来的问题。

ADI的核心专长是在频率生成元件方面,例如MMIC VCO、锁相振荡器(PLO)、低噪声预分频器、鉴频鉴相器(PFD)和一系列RF输入频率达13.6 GHz的双模式(小数/整数)PLL/频率合成器IC。

如图1的功能框图所示,这些产品采用标准5 mm × 5 mm和6 mm × 6 mm QFN塑料封装实现了高级小数-N频率合成器和超低噪声VCO;这种高水平的集成最大程度地减少了外部元件数。设计针对超低相位噪声商业和防务应用,包括一个极低噪声鉴频鉴相器(PFD)、一个精密控制电荷泵和一个提供超精细频率步进的高 级调制器设计。

100043112-69427-ping_mu_kuai_zhao_2019-05-15_xia_wu_3.55.24.png

图1. ADI集成VCO的PLL产品功能框图和典型应用电路

架构具有超低近载波相位噪声和低杂散,可实现较宽环路带宽以及更快的跳频和低颤噪;杂散输出足够低,因此在许多应用中不再需要价格昂贵的直接数字频率合成(DDS)基准参考源。

适合RF市场应用的集成VCO的PLL

HMC830LP6GE是面向蜂窝/4G、微波回程IF以及测试和测量应用的八个集成VCO宽带PLL产品之一。该系列的每一个产品都组合了高性能小数-N PLL/频率合成器和低噪声VCO。适合RF应用的集成VCO的PLL架构使得高性能VCO可实现五伏以下电压调谐(参见图2)。

100043112-69428-ping_mu_kuai_zhao_2019-05-15_xia_wu_3.55.29.png

图2. 集成VCO的PLL HMC830LP6GE的调谐电压与频率的关系

环路滤波器中不再需要运算放大器,节省了成本和电路板空间,同 时改善了性能。集成VCO的PLL可以在一个极限温度下锁定,之后无需重新锁定或重新校准即可在整个温度范围内工作;该功能是高可靠性应用中所需要的,但是在有些其他竞争对手中并未提供该功能。

如图3所示,这些器件具有出色的相位噪声性能,无论就带内还是远端噪底通常都优于竞争对手10 dB,而且全部无需在低杂散或低噪声模式间进行选择。100 Hz至1 MHz范围内的集成噪声通常为–55 dBc,等效于0.1°的rms抖动,或者FOUT = 1 GHz时278 fs rms。

100043112-69429-ping_mu_kuai_zhao_2019-05-15_xia_wu_3.55.34.png

图3. 集成VCO的PLL HMC830LP6GE的SSB相位噪声与偏移频率的关系

如图4所示,HMC830LP6GE与替代集成解决方案相比有明显改善。

100043112-69430-ping_mu_kuai_zhao_2019-05-15_xia_wu_3.55.38.png

图4. 最差杂散,固定50 Mhz基准,输出频率= 2 GHz

HMC830LP6GE频带边沿处的温度范围性能稳定,确保不会出现“压差”。

例如,HMC830LP6GE在大于20 MHz的偏移频率下产生大约5 dB近载波相位噪声和7 dB相位噪底,与TI LMX2581相比,这两个值都比较低。此外,HMC830LP6GE还提供优越的杂散性能,在整个频段的小数杂散低很多,整个频谱输出更干净。

ADF5355集成VCO的PLL涵盖同类最宽的频谱55 MHz至13.6 GHz,而ADF4355-2的频率范围是55 MHz至4.4 GHz。两款器件都集成了超低相位噪声VCO,对于ADF4355-2而言在3.4 GHz下产生–138 dBc/Hz(1 MHz失调)相位噪声,而ADF5355在6.8 GHz下产生–132 dBc/Hz(1 MHz失调)相位噪声。

ADF5355和ADF4355-2采用新型VCO拓扑和架构,并在开发过程中利用ADI获得专利的先进SiGe-BiCMOS工艺,因而具有出色的VCO相位噪声性能。在超宽带宽RF和微波通信应用中,该超低相位噪声具有改善整体系统误码率并提升数据吞吐速率的优势,可提供更佳的抗噪能力和更宽的动态范围。

ADI的高性价比、超宽带宽PLL频率合成器IC还具有高达125 MHz相位比较器频率和38位分辨率,可降低抖动并允许极为精细的步进大小,而相比分立式GaAs部署方案,采用高级BiCMOS工艺的集成式PLL和VCO可大幅降低封装尺寸和功耗。另外,由于单个PLL频率合成器的工作频率可在55 MHz至13.6 GHz范围内配 置,因此设计人员可更为快速地对他们的系统设计进行重新配置,并减少器件库存,同时依然支持多频段。

适合微波市场应用的集成VCO的PLL

集成VCO的PLL HMC764LP6CE已针对窄带、高性能的微波通信应用进行了优化。ADI公司在业界率先推出频率高于6 GHz的集成PLL和VCO。这些产品除了提供ADI出色的微波VCO性能之外,还增加了集成式高级小数频率合成器的功能。典型应用包括微波和毫米波无线电、工业/医疗测试设备、防务通信和电子对抗 (ECM)子系统等。

如图5所示,HMC764LP6CE在其带宽内具有稳定的调谐敏感度和高达16 dBm的输出功率,因而非常适合直接驱动许多ADI高线性度、双平衡和I/Q混频器以及上变频和下变频产品的LO部分。

100043112-69431-ping_mu_kuai_zhao_2019-05-15_xia_wu_3.55.44.png

图5. 集成VCO的PLL HMC764LP6CE的调谐灵敏度和RF输出功率与输出频率的关系

图6显示,对于低、中和高频范围,HMC764LP6CE卓越的单边带(SSB)相位噪声性能与偏移频率的关系。测量该数据时参考频率为50 MHz,环路带宽为100 kHz,而且PFD的比较频率为50 MHz。由于采用单芯片结构,在温度范围内及机械冲击条件下,相位噪声性能也很稳定。此外,内置FSK模式使得器件可用作简单的低成本直接FM发射源。

100043112-69432-ping_mu_kuai_zhao_2019-05-15_xia_wu_3.55.49.png

图6. 集成VCO的PLL HMC764LP6CE的SSB相位噪声与偏移频率的关系

即使具有这样的高级功能和高集成度,开发高性能可编程本振仍需要大量设计时间。因此,ADI开发出集成VCO的PLL参考设计人员套件,从而可以立即测量手头设计。

图7所示典型评估PCB是简单易用的通用评估套件的一部分,它可以最大程度缩短设计时间,便于快速进行原型开发。参考设计人员套件包括一个板载参考振荡器和若干稳压器,且支持通用环路滤波器配置。

图7. 集成VCO的PLL评估PCB,包含在各设计人员套件中

利用附带的软件,用户可以进行PLL编程以及访问其高级功能。完整操作指南提供逐步说明,方便用户完成快速上 电并初始化评估板。本指南全面论述了评估板内使用的元件,涵盖针对外部基准电压重新配置评估板,以及实施板载可选择顺序无源或有源环路滤波器等主题。

各个参考设计人员套件均包含ADI专有的ADIsimPLL设计工具,用户可以根据自己的特定应用定制标准评估PCB环路滤波器。提供全面的基于PC的PLL控制软件,可以经由USB接口用PC兼容寄存器文件对PLL进行编程。用户仅用一台PC、一台信号分析仪及若干直流电源,即可在非常短的时间内对完全锁定的本振进行评估。ADI 公司威廉希尔官方网站 熟练的应用工程师团队也可帮助客户快速熟悉这款独特的产品。

ADI集成VCO的PLL产品将低相位噪声、高级功能及超小尺寸组合在一起,是微波/毫米波无线电、测试设备、微波传感器、光纤通信以及防务通信和传感器等许多小尺寸应用的理想之选。

混合型频率合成器通常采用玻璃纤维基板材料,具有一个分立式VCO、一个大型谐振器和一个金属冲压盖。该装配威廉希尔官方网站 会在用户系统中造成和RF接地有关的问题,还会产生令人讨厌的电气和颤噪耦合效应。

与分立式混合型频率合成器/VCO配置相比,ADI集成式频率 生成解决方案有助于设计人员实现稳定性能、高可靠性及小尺寸的目标。

与大型混合设计相比,ADI集成VCO的PLL的谐振器也小很多,因而具有出色的颤噪性能。

这些集成VCO的PLL产品采用符合RoHS标准的QFN无引脚封装,非常适合高速大批量SMT装配线。

审核编辑:何安

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pll
    pll
    +关注

    关注

    6

    文章

    776

    浏览量

    135140
收藏 人收藏

    评论

    相关推荐

    1.5GHz低相位噪声时钟评估板

    电子发烧友网站提供《1.5GHz低相位噪声时钟评估板.pdf》资料免费下载
    发表于 12-19 14:46 0次下载
    1.5GHz<b class='flag-5'>低相位</b><b class='flag-5'>噪声</b>时钟评估板

    相位噪声分析仪的威廉希尔官方网站 原理和应用

    的性能,确保通信系统的稳定性和可靠性。相位噪声的好坏对通信系统有很大影响,尤其是现代通信系统中状态多、频道密集,如果本振信号的
    发表于 12-13 14:21

    LMX2595的相位通过mash_seed微调时,在每0.5MHz的偏移处会出现很糟糕的怎么解决?

    现了小数分频吗?如果是因为小数分频,请问LMX2595如何在不引入小数分频的情况下
    发表于 11-12 06:09

    LMX2594如何降低整数边界

    我的参考频率为80MHz,鉴相频率为160MHz,现在为80 的整数倍,是否为整数边界?如何降低整数边界
    发表于 11-11 08:02

    有什么影响?从哪里来?

    说到射频的难点不得不提也是射频被称为“玄学”的来源。也是学习射频必经的一个难点。本
    的头像 发表于 11-05 09:59 1456次阅读
    <b class='flag-5'>杂</b><b class='flag-5'>散</b>有什么影响?<b class='flag-5'>杂</b><b class='flag-5'>散</b>从哪里来?

    误码率测试仪的威廉希尔官方网站 原理和应用场景

    误码率测试仪是一种用于测量数字信号中误码率的测试仪器,其威廉希尔官方网站 原理和应用场景如下:威廉希尔官方网站 原理误码率测试仪的威廉希尔官方网站 原理基于比特错误率(BER),即在数字信号中每一个比特位发生错误的概率。
    发表于 10-25 14:05

    TMS320C6416协处理器和误码率

    电子发烧友网站提供《TMS320C6416协处理器和误码率.pdf》资料免费下载
    发表于 10-17 10:35 0次下载
    TMS320C6416协处理器和<b class='flag-5'>误码率</b>

    内置误码率测试仪(BERT)和采样示波器一体化测试仪器安立MP2110A

    BERTWave MP2110A是一款内置误码率测试仪(BERT)和采用示波器的一体化测量仪器,支持光模块的误码率(BERT)测量、眼图模式测试、眼图分析等评估操作
    的头像 发表于 09-23 14:34 334次阅读
    内置<b class='flag-5'>误码率</b>测试仪(BERT)和采样示波器一体化测试仪器安立MP2110A

    M8020A J-BERT 高性能比特误码率测试仪

    M8020A 比特误码率测试仪 J-BERT M8020A 高性能 BERT 产品综述 Keysight J-BERT M8020A 高性能比特误码率测试仪能够快速、准确地表征传输速率高达 16 或
    的头像 发表于 08-21 17:13 210次阅读

    CDCM7005-SP高性能、低相位噪声偏斜时钟同步器数据表

    电子发烧友网站提供《CDCM7005-SP高性能、低相位噪声偏斜时钟同步器数据表.pdf》资料免费下载
    发表于 08-20 09:10 0次下载
    CDCM7005-SP高性能、<b class='flag-5'>低相位</b><b class='flag-5'>噪声</b>和<b class='flag-5'>低</b>偏斜时钟同步器数据表

    数字信号的通信指标误码率体现了什么

    数字信号的通信指标误码率BER,Bit Error Rate)是衡量数字通信系统性能的一个重要参数。它反映了在数字信号传输过程中,接收到的错误比特与发送的总比特数之间的比例。误码率
    的头像 发表于 08-11 10:35 1530次阅读

    锁相环相位噪声的影响因素

    锁相环(Phase Locked Loop, PLL)相位噪声是评估锁相环性能的重要指标之一,它描述了输出信号相位的不稳定性。相位
    的头像 发表于 07-30 15:31 1346次阅读

    振荡器动态相位噪声优化的四步实操指南

    振动引起的相位噪声会影响数字通信系统和RF系统的性能。该错误将表现为误码率的增加。所有石英晶体都表现出一定程度的固有振动敏感性
    的头像 发表于 06-28 15:01 516次阅读
    振荡器动态<b class='flag-5'>相位</b><b class='flag-5'>噪声</b>优化的四步实操指南

    测量太赫兹(THz)信号相位噪声解决方案

    本文概述了一种使用两个单独的下变频器测量sub-THz信号相位噪声的方法,它基于AnaPico公司APPH系列相位噪声分析仪的内部强大的互相关算法和仪器自带极
    的头像 发表于 06-18 11:47 1235次阅读
    测量太赫兹(THz)信号<b class='flag-5'>相位</b><b class='flag-5'>噪声</b>解决方案

    相位噪声定义 相位噪声来源 相位噪声对信号的影响

    ,包括电路稳定性不良、时钟补偿误差、温度变化、电磁干扰等。相位噪声对信号有着广泛的影响,包括降低信号的频谱纯度、引起功率泄露、产生频率副瓣、导致系统误码率的提高等。 抖动是指信号的周期
    的头像 发表于 01-29 13:54 951次阅读