0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

常规DDR3的布局需要满足哪些要求?

电子设计 来源:一博科技 作者: 肖勇超 2021-04-09 09:56 次阅读

对于DDR3的布局我们首先需要确认芯片是否支持FLY-BY走线拓扑结构,来确定我们是使用T拓扑结构还是FLY-BY拓扑结构。。

常规我们DDR3的布局满足以下基本设计要求即可:

1.考虑BGA可维修性:BGA周边器件5MM禁布,最小3MM。

2.DFM 可靠性:按照相关的工艺要求,布局时器件与器件间满足DFM的间距要求;且考虑元件摆放的美观性。

3.绝对等长是否满足要求,相对长度是否容易实现:布局时需要确认长度限制,及时序要求,留有足够的绕等长空间。

4.滤波电容、上拉电阻的位置等:滤波电容靠近各个PIN放置,储能电容均匀放置在芯片周边(在电源平面路径上);上拉电阻按要求放置(布线长度小于500mil)。

注意:如有提供DEMO板或是芯片手册,请按照DEMO板或是芯片手册的要求来做。

1.滤波电容的布局要求

电源设计是PCB设计的核心部分,电源是否稳定,纹波是否达到要求,都关系到CPU系统是否能正常工作。滤波电容的布局是电源的重要部分,遵循以下原则:

CPU端和DDR3颗粒端,每个引脚对应一个滤波电容,滤波电容尽可能靠近引脚放置。

线短而粗,回路尽量短;CPU和颗粒周边均匀摆放一些储能电容,DDR3颗粒每片至少有一个储能电容。

o4YBAGBvs2aABlqJAASwI0a3k8U910.png

图1:VDD电容的布局(DDR颗粒单面放)

10-02.jpg

如图2所示:VDD电容的布局(DDR颗粒正反贴)

DDR 正反贴的情况,电容离BGA 1MM,就近打孔;如可以跟PIN就近连接就连接在一起。

2.VREF电路布局

在DDR3中,VREF分成两部分:

一个是为命令与地址信号服务的VREFCA;另一个是为数据总线服务的VREFDQ。

在布局时,VREFCA、VREFDQ的滤波电容及分压电阻要分别靠近芯片的电源引脚,如图3所示。

10-03.jpg

图3:VREF电路布局

3.匹配电阻的布局

为了提高信号质量,地址、控制信号一般要求在源端或终端增加匹配电阻;数据可以通过调节ODT 来实现,所以一般建议不用加电阻。

布局时要注意电阻的摆放,到电阻端的走线长度对信号质量有影响。

布局原则如下:

对于源端匹配电阻靠近CPU(驱动)放,而对于并联端接则靠近负载端(FLy-BY靠近最后一个DDR3颗粒的位置放置而T拓扑结构是靠近最大T点放置)

下图是源端匹配电阻布局示意图;

10-04.jpg

图4:源端匹配电阻

10-05.jpg

图4:并联端接

而对于终端VTT上拉电阻要放置在相应网络的末端,即靠近最后一个DDR3颗粒的位置放置(T拓扑结构是靠近最大T点放置);注意VTT上拉电阻到DDR3颗粒的走线越短越好;走线长度小于500mil;每个VTT上拉电阻对应放置一个VTT的滤波电容(最多两个电阻共用一个电容);VTT电源一般直接在元件面同层铺铜来完成连接,所以放置滤波电容时需要兼顾两方面,一方面要保证有一定的电源通道,另一方面滤波电容不能离上拉电阻太远,以免影响滤波效果。

10-06.jpg

图5:VTT滤波电容

DDR3的布局基本没有什么难点,只是要注意诸多细节之处,相信大家都已经学会。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 上拉电阻
    +关注

    关注

    5

    文章

    359

    浏览量

    30619
  • DDR3
    +关注

    关注

    2

    文章

    276

    浏览量

    42261
  • 滤波电容
    +关注

    关注

    8

    文章

    458

    浏览量

    40032
  • cpu
    cpu
    +关注

    关注

    68

    文章

    10859

    浏览量

    211701
收藏 人收藏

    评论

    相关推荐

    DDR3布线参考

    DDR3DDR
    电子学习
    发布于 :2022年12月07日 22:58:53

    使用 AM437x 而不具有 VTT 终端的 DDR3 参考设计

    。具有短的线迹长度、最多两个 DDR3 器件和平衡的 T 拓扑是必须满足要求;否则,应遵循 VTT 终端指南。特性在具有集成式 DDR 控制器的 Sitara AM437x 处理器上
    发表于 04-03 17:14

    使用AM437x无VTT终端的DDR3参考设计包括BOM及原理图

    。具有短的线迹长度、最多两个 DDR3 器件和平衡的 T 拓扑是必须满足要求;否则,应遵循 VTT 终端指南。主要特色在具有集成式 DDR 控制器的 Sitara AM437x 处理
    发表于 09-26 08:53

    请问面对4片ddr3怎么布局

    面对4片ddr3改怎么布局,我想双面对称布局改怎么走拓弧结构,第一次画没经验忘指导。还有都有什么需要等长,都在什么上面有要求C:\Users
    发表于 06-03 03:00

    DDR布局要求有哪些?

    DDR 布局拓扑结构。等长要求 L1+L2+L6=L1+L2+L7=L1+L3+L4=L1+L3+L5然而,菊花链式拓扑结构被证明在 SI
    发表于 10-30 06:53

    常规DDR3的走线设计

    一张表总结常规DDR3的走线设计
    发表于 03-03 08:00

    Gowin DDR3参考设计

    本次发布 Gowin DDR3参考设计。Gowin DDR3 参考设计可在高云官网下载,参考设计可用于仿真,实例化加插用户设计后的总综合,总布局布线。
    发表于 10-08 08:00

    ddr3的读写分离方法有哪些?

    DDR3是目前DDR的主流产品,DDR3的读写分离作为DDR最基本也是最常用的部分,本文主要阐述DDR3读写分离的方法。最开始的
    的头像 发表于 11-06 13:44 8858次阅读
    <b class='flag-5'>ddr3</b>的读写分离方法有哪些?

    ddr4和ddr3内存的区别,可以通用吗

    虽然新一代电脑/智能手机用上了DDR4内存,但以往的产品大多还是用的DDR3内存,因此DDR3依旧是主流,DDR4今后将逐渐取代DDR3,成
    发表于 11-08 15:42 3.2w次阅读

    基于Digilent介绍DDR3和mig

    我们通过Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封装,速度等级等信息。
    发表于 03-03 11:04 2195次阅读
    基于Digilent介绍<b class='flag-5'>DDR3</b>和mig

    FPGA学习-DDR3

    的读取写入是按时钟同步的;所谓动态,是指DDR3中的数据掉电无法保存,且需要周期性的刷新,才能保持数据;所谓随机存取,即可以随机操作任一地址的数据;所谓double-data-rate,即时钟的上升沿
    的头像 发表于 12-21 18:30 3303次阅读

    基于AXI总线的DDR3读写测试

    本文开源一个FPGA项目:基于AXI总线的DDR3读写。之前的一篇文章介绍了DDR3简单用户接口的读写方式:《DDR3读写测试》,如果在某些项目中,我们需要
    的头像 发表于 09-01 16:20 4530次阅读
    基于AXI总线的<b class='flag-5'>DDR3</b>读写测试

    基于FPGA的DDR3读写测试

    本文介绍一个FPGA开源项目:DDR3读写。该工程基于MIG控制器IP核对FPGA DDR3实现读写操作。
    的头像 发表于 09-01 16:23 1659次阅读
    基于FPGA的<b class='flag-5'>DDR3</b>读写测试

    阐述DDR3读写分离的方法

    DDR3是2007年推出的,预计2022年DDR3的市场份额将降至8%或以下。但原理都是一样的,DDR3的读写分离作为DDR最基本也是最常用的部分,本文主要阐述
    的头像 发表于 10-18 16:03 1073次阅读
    阐述<b class='flag-5'>DDR3</b>读写分离的方法

    DDR4和DDR3内存都有哪些区别?

    DDR4和DDR3内存都有哪些区别? 随着计算机的日益发展,内存也越来越重要。DDR3DDR4是两种用于计算机内存的标准。随着DDR4内存
    的头像 发表于 10-30 09:22 1.1w次阅读