0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

什么是PCB原型并行设计?

PCB打样 2020-10-09 21:12 次阅读

几年前,我参加了关于并行编程的研讨会。当时,将多个处理器用于执行程序的使用仅限于处于起步阶段的超级计算机或小型神经计算机。从那时起,在多个处理器之间分配软件任务以提高速度的概念已变得有些普遍。实际上,当今许多个人计算机都具有双核或四核,其中每个核都是独立的处理单元。

这种多重过程不限于将较大的过程划分为较小的过程。它也可以用于将线性过程转换为较短的并行过程。对于单向和循环的PCB原型制造,这种并行化可以有效地与原型迭代速度提高开发板效率。这可能不会立即显现。但是,在回顾了什么是PCB原型之后,应该可以更清楚地利用并行原型的方式。

典型的PCB原型

开发电子电路板等产品的两个基本阶段是:仿真和原型制作。interwetten与威廉的赔率体系 ; 尽管有时会被忽略,但它是通过软件完成的,其目的是验证电路设计是否符合其性能和功能设计标准。电子电路仿真是一种宝贵的工具,因为它消除了构建不必要的电路板的需要,而这些电路板几乎没有机会达到设计目标。通过仿真测试只是电子设计的第一步,因为硬件设备或PCB也必须经过测试。可以通过目的,过程和结果来定义这种称为原型的测试,如下所示。

l目的

PCB原型制作的目的是构建和测试功能,操作和设计的物理实施方案。 结构完整性。结构的完整性代表着电路板的质量和可靠性,通常根据PCB的预期用途来进行调节。

l处理

PCB原型制作通常分为三个阶段。正如通常在确定最终参数并满足要求之前需要进行多次仿真一样,原型设计是循环的,通常在最终之前需要多次迭代PCB构造 已完成。

l结果

对于每个原型迭代,都会创建并测试一个组装好的PCB。测试结果确定是否需要其他迭代。通常,额外的迭代意味着重新设计或设计变更,需要构建和测试新板。PCB原型的最终结果是可用于电路板的设计小声 要么 高音量 生产,取决于电路板的预期应用。

既然我们已经回答了PCB原型通常需要做什么,那么让我们看看是否可以使用并行化来改善开发。

并行PCB原型设计

如上所述,PCB原型制作通常是一个迭代过程,需要进行多次设计更改并在最终设计完成之前进行重建。实际上,设计质量和迭代次数是成比例的,因为每次迭代都会产生更好或更优质的设计。尽管可以预料到这些周期,但通常也希望将其数量减到最少。迭代次数越多,开发所需的时间和成本就越多。在大多数情况下,时间和成本都是有限的。例如,大多数开发人员都有一个交付时间表,根据客户的不同,交付时间表可能不会有所变化。

毫不奇怪,有各种策略可以减少准备时间。其中之一是采用并行原型设计策略。可以将并行原型定义为集体地而不是顺序地物理测试不同的电路板实施例,就像对典型原型所做的那样。并行化允许对设计的各个方面进行测试或分析,以期比顺序迭代所允许的更快地改善总体设计。在实施并行原型制作时,可以采取许多步骤来提高其有效性。这些措施包括使用更便宜的组件,更大的电路板或以其他方式放宽电路板参数。

这些方法可能有效,也可以在典型的原型设计中应用;但是,每个人都需要单独确定并顺序确定以提供准确的比较。这实际上将扩展原型制作过程。但是,如果这些替代设计以同时或并行的方式制造和测试,则可以利用它们来使原型制作过程更有效。在这些情况下,并行PCB原型设计具有明显的优势,如下表所示。

如上表所示,并行原型设计允许开发满足设计目标的单个获奖设计或多个竞争设计。实际上,由于必须停止电路板制造,直到完成测试和重新设计,典型的过程才能像并行处理那样快。对于并行原型,可以在此停机期间制造替代设计,这将大大提高效率。

显然,从软件开发中汲取经验并建立并行原型设计策略对改善PCB开发非常有益。但是,要充分利用这种方法,您的合同制造商(CM)应该具有敏捷的制造过程,并且能够快速响应电路板设计的变化。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    394

    文章

    4688

    浏览量

    85648
  • PCB打样
    +关注

    关注

    17

    文章

    2968

    浏览量

    21709
  • 电路板打样
    +关注

    关注

    3

    文章

    375

    浏览量

    4707
  • 华秋DFM
    +关注

    关注

    20

    文章

    3494

    浏览量

    4523
收藏 人收藏

    评论

    相关推荐

    Nordic推出最新物联网原型验证平台Thingy:91 X

    近日,全球低功耗无线连接解决方案的领军企业Nordic Semiconductor正式推出了其最新的物联网原型验证平台——Thingy:91 X。该平台专为LTE-M、NB-IoT、Wi-Fi
    的头像 发表于 12-11 10:13 337次阅读

    为何PCB原型设计至关重要

    PCB原型设计是将设计理念转化为高效、高性能最终产品的基础过程。从概念到可投放市场的电子设备是一个复杂的过程,而PCB原型制作则是直接影响最终产品成功与效率的关键阶段。
    的头像 发表于 12-05 15:53 388次阅读

    使用内部PLL同步多个并行器件

    电子发烧友网站提供《使用内部PLL同步多个并行器件.pdf》资料免费下载
    发表于 10-18 10:29 0次下载
    使用内部PLL同步多个<b class='flag-5'>并行</b>器件

    高速并行总线的工作原理是什么 高速并行总线有哪些

    高速并行总线的工作原理及其具体类型是一个涉及硬件威廉希尔官方网站 和数据传输的复杂话题。以下是对高速并行总线工作原理的概述以及几种常见的高速并行总线的介绍。 高速并行总线的工作原理 高速
    的头像 发表于 10-06 15:17 347次阅读
    高速<b class='flag-5'>并行</b>总线的工作原理是什么 高速<b class='flag-5'>并行</b>总线有哪些

    快速部署原型验证:从子卡到调试的全方位优化

    引言原型验证是一种在FPGA平台上验证芯片设计的过程,通过在FPGA上实现芯片的设计原型,使得开发人员可以在硬件完成之前提前开始软件开发和系统验证。然而,如何快速确保在原型验证平台上开发的软件能
    的头像 发表于 09-30 08:04 634次阅读
    快速部署<b class='flag-5'>原型</b>验证:从子卡到调试的全方位优化

    TPS2663 eFuses的并行操作

    电子发烧友网站提供《TPS2663 eFuses的并行操作.pdf》资料免费下载
    发表于 09-24 09:16 0次下载
    TPS2663 eFuses的<b class='flag-5'>并行</b>操作

    能否使用PSoC6 Pioneer套件上的KitProg2对安装在独立PCB上的PSoC6 uC进行编程?

    我有一个使用 PSoC6 Pioneer Kit 制作原型的项目。 从原型中我创建了一个安装了 CY8C6347BZI-BLD53 的独立 PCB。 我能否使用 PSoC6 Pioneer 套件上的 KitProg2 对安装在独
    发表于 08-01 06:23

    安富利创新方案,加速原型设计的利器

    原型设计是产品开发流程中的一个重要环节,它具有将新想法迅速转化为现实的能力。通过原型设计,开发者能够将天马行空的创新思维具象化,进而以相对较少的资源投入和较低的风险,探索未知的领域,迅速识别潜在问题并进行迭代改进,加速产品上市时间。
    的头像 发表于 07-04 10:26 510次阅读

    大规模 SoC 原型验证面临哪些威廉希尔官方网站 挑战?

    方法被称为原型验证。原型验证在EDA流程中起到了至关重要的作用。一方面,它可以对芯片进行功能验证,确保设计的基本功能符合预期。在基本功能验证通过后,通过原型验证就可以提
    的头像 发表于 06-06 08:23 1164次阅读
    大规模 SoC <b class='flag-5'>原型</b>验证面临哪些威廉希尔官方网站
挑战?

    并行ad转换器的特点有哪些

    并行AD转换器,也被称为闪存式AD转换器或闪速AD转换器,是一种能够同时处理多个模拟信号并将其转换为数字信号的设备。这种类型的AD转换器具有许多独特的特点和优势,使其在许多不同的应用中都非常
    的头像 发表于 05-02 15:07 840次阅读
    <b class='flag-5'>并行</b>ad转换器的特点有哪些

    苹果AirPower无线充电面板原型曝光

    此外,其还展示了具有16个线圈的PROTO1原型及为Apple Watch Series 4充电的实例,尽管使用AirPower为手表充电时温度会有所上升。
    的头像 发表于 04-09 11:35 485次阅读

    fpga原型验证流程

    FPGA原型验证流程是确保FPGA(现场可编程门阵列)设计正确性和功能性的关键步骤。它涵盖了从设计实现到功能验证的整个过程,是FPGA开发流程中不可或缺的一环。
    的头像 发表于 03-15 15:05 1583次阅读

    如何使用FPGA驱动并行ADC和并行DAC芯片?

    ADC和DAC是FPGA与外部信号的接口,从数据接口类型的角度划分,有低速的串行接口和高速的并行接口。
    的头像 发表于 02-22 16:15 3740次阅读
    如何使用FPGA驱动<b class='flag-5'>并行</b>ADC和<b class='flag-5'>并行</b>DAC芯片?

    verilog中for循环是串行执行还是并行执行

    在Verilog中,for循环是并行执行的。Verilog是一种硬件描述语言,用于描述和设计数字电路和系统。在硬件系统中,各个电路模块是同时运行的,并且可以并行执行多个操作。因此,在Verilog中
    的头像 发表于 02-22 16:06 2931次阅读

    什么是FPGA原型验证?FPGA原型设计的好处是什么?

    FPGA原型设计是一种成熟的威廉希尔官方网站 ,用于通过将RTL移植到现场可编程门阵列(FPGA)来验证专门应用的集成电路(ASIC),专用标准产品(ASSP)和片上系统(SoC)的功能和性能。
    发表于 01-12 16:13 1224次阅读