0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

D触发器原理:钟控D触发器和边沿D触发器

454398 来源:博客园 作者:电子产品世界 2020-10-18 11:26 次阅读

一、D触发器原理

D触发器(data flip-flop)也称为维持-阻塞边沿D触发器,由六个与非门组成,其电路图及其逻辑符号如下图所示。其中G1和G2构成基本的RS触发器,G3和G4构成时钟控制电路,G5和G6组成数据输入电路。

二、D触发器原理- -钟控D触发器

在分析维持-阻塞边沿D触发器的工作原理之前,让我们先来看看 R0的复位功能 、S0的置位功能是如何实现的吧。

电路中的 R0、S0端分别完成复位功能和置位功能,均为低电平有效,即R0=0、S0=1 时,不论输入数据D处于什么状态,其输出端都为Q0=0,Q0非=1 ,即触发器清0;而当 R0=1、S0=0时,不论输入数据D处于什么状态,其输出端都为Q0=1,Q0非=0,即触发器置1。由于 R0和S0分别为直接复位端和置位端,在分析D触发器工作原理时均视为高电平,以保证不影响电路工作。具体工作原理如下:

(1)当 时,G2输出端为1,即 ;与此同时, 的低电平到达G6的输入端,使得G6输出端为1,G5输出端为0,G3输出端为1,此时G1的三个输入都为高电平,从而导致其输出端为低电平,即Q=0。完成了触发器复位的功能。

(2)当 时,G1的输出端为1,即Q=1;与此同时, 的低电平到达G5的输入端,使得G5输出端为1,当CP=1时,G3输出端为0,G4输出端为1,此时G2的三个输入都为高电平,从而导致其暑促段为低电平,即 。完成了触发器置位的功能。

三、D触发器原理- -边沿D触发器

根据以上对钟控触发器的分析可知, R0的复位功能和 S0的置位功能与CP信号无关,均为低电平时有效,而当 R0、S0 均为高电平时,输出端状态取决于输入端D,其工作原理如下:

(1)在D=0前提下,G6输出端为1。当CP=0时,G3、G4输出端都为1,G5输出端为0,使得G3输出端恒为1,保持不变;当CP由0变为1时,G3保持输出端为1,G4输出端变为0,从而导致 ,而G4输出端连接到G6的输入端,使得G6输出端恒为1,在改变D时也保持不变。故将G4到G6的连接线称为置0维持线,故将G3到G4的连接线称为置0阻塞线。

(2)在D=1前提下,当CP=0时,G3、G4输出端都为1,G6输出端为0,使得G4、G5输出端恒为1,保持不变;当CP由0变为1时,G3输出端变为0,从而导致 ,而G3的输出端连接到G5的输入端,使得G5输出端恒为1,在改变D时也保持不变。故将G3到G5的连接线称为置1维持线,G5到G6的连接线称为置1阻塞线。

根据以上分析可知,该边沿触发器的特性方程为 。由于采用了维持阻塞的结构,当时钟信号CP的上升沿到来时,将D的数据送到输出端,具有边沿触发的特性,而在CP信号上升沿之后,即使D的数据发生了改变,输出端也不会发生改变。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • D触发器
    +关注

    关注

    3

    文章

    164

    浏览量

    47905
  • 触发器
    +关注

    关注

    14

    文章

    2000

    浏览量

    61134
收藏 人收藏

    评论

    相关推荐

    D触发器/J-K触发器的功能测试及其应用

    D触发器的功能测试74LS74型双D触发器芯片引脚图,D触发器功能测试的引脚连线图,
    发表于 02-14 15:27 0次下载
    <b class='flag-5'>D</b><b class='flag-5'>触发器</b>/J-K<b class='flag-5'>触发器</b>的功能测试及其应用

    JK触发器 D触发器 RS触发器 T触发器 真值表

    D触发器真值表分析: 1. D 触发器真值表   Dn   
    发表于 09-11 23:15 2w次阅读

    D触发器

    D触发器 同步式D触发器逻辑电路图 D触发器功能
    发表于 10-20 09:57 2582次阅读
    <b class='flag-5'>D</b><b class='flag-5'>触发器</b>

    D触发器,D触发器是什么意思

    D触发器,D触发器是什么意思   边沿D 触发器:
    发表于 03-08 13:53 4940次阅读

    D触发器工作原理是什么?

    D触发器工作原理是什么? 边沿D 触发器: 负跳沿触发的主从
    发表于 03-08 13:56 7w次阅读
    <b class='flag-5'>D</b><b class='flag-5'>触发器</b>工作原理是什么?

    D触发器组成T和J-K触发器电路图

    图中所示是用CMOS电路D触发器组成T型触发器和J-K触发器线路。图示线路将D触发器的Q端与
    发表于 09-20 03:31 2.1w次阅读
    <b class='flag-5'>D</b><b class='flag-5'>触发器</b>组成T和J-K<b class='flag-5'>触发器</b>电路图

    什么是边沿触发器_边沿D触发器介绍

    边沿触发器,指的是接收时钟脉冲CP 的某一约定跳变(正跳变或负跳变)来到时的输入数据。在CP=l 及CP=0 期间以及CP非约定跳变到来时,触发器不接收数据的触发器。具有下列特点的
    发表于 01-31 09:02 7.2w次阅读
    什么是<b class='flag-5'>边沿</b><b class='flag-5'>触发器</b>_<b class='flag-5'>边沿</b><b class='flag-5'>D</b><b class='flag-5'>触发器</b>介绍

    D触发器基本原理

    负跳沿触发的主从触发器工作时,必须在正跳沿前加入输入信号。如果在CP 高电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。而边沿触发器
    发表于 07-12 08:50 10.1w次阅读
    <b class='flag-5'>D</b><b class='flag-5'>触发器</b>基本原理

    d触发器有几个稳态 d触发器和rs触发器的区别

    D触发器的稳态 D触发器是数字电路中常用的一种存储元件,它有两种稳态,即低电平稳态和高电平稳态。当输入D为低电平时,输出Q保持为低电平;当输
    的头像 发表于 02-06 11:32 3927次阅读

    d触发器的逻辑功能 d触发器sd和rd作用

    D触发器是一种常见的数字逻辑电路,它在数字系统和计算机中扮演着重要的角色。本文将详细探讨D触发器的逻辑功能、工作原理以及RD(Reset-D
    的头像 发表于 02-06 13:52 2.4w次阅读

    d触发器的功能 d触发器的状态方程

    D触发器是一种双稳态逻辑器件,它可以在时钟信号的作用下将输入数据存储,并在时钟上升沿或下降沿时将存储的数据传递到输出端。 D触发器的输入端被称为D
    的头像 发表于 02-18 16:28 7852次阅读

    边沿触发器的类型有哪些

    触发方式可以有效地减少电路的功耗和提高电路的稳定性。边沿触发器有多种类型,下面介绍几种常见的边沿触发器类型。
    的头像 发表于 08-11 09:07 699次阅读

    d触发器是电平触发还是边沿触发

    D触发器(Data Flip-Flop)是一种常见的数字逻辑电路元件,主要用于存储一位二进制数据。D触发器可以是电平触发的,也可以是
    的头像 发表于 08-22 10:17 1252次阅读

    t触发器变为d触发器的条件

    在数字电路设计中,触发器是一种非常重要的存储元件,用于存储一位二进制信息。触发器的种类很多,其中最为常见的有JK触发器D触发器和T
    的头像 发表于 08-22 10:33 1408次阅读

    d触发器和jk触发器的区别是什么

    ,可以存储一位二进制信息。触发器的输出状态取决于输入信号和触发器的当前状态。触发器的分类主要有D触发器、JK
    的头像 发表于 08-22 10:37 1829次阅读