0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于相位累加器的任意分频原理解析

454398 来源:FPGA开源工作室 作者:FPGA开源工作室 2020-11-29 10:19 次阅读

在大部分的教科书中,都会提到如何分频,包括奇数分频,偶数分频,小数分频等。

1、DDS相位累加器

(1)DDS合成流程

首先讲述DSS(直接频率合成法)的原理。

DDS是重要的频率合成方法,在波形发生器中有极其重要的应用。DDS主要由以下几部分组成:
a) 相位累加器
b) RAM数据读取
c) D/A转换器
d) 低通滤波器

直接频率合成法的流程图,有固定模块,输入频率控制器,输出固定频率的波形。如下图:


此电路最主要模块是相位累加器,通过相位累加器循环计数,循环读取RAM的数据,从而得到固定频率的波形数据。

(2)相位累加器原理

相位累加原理流程如下:


输入频率控制字,根据算法,来实现相位的变化,分析如下所示:

假定FPGA基准频率为50MHz,即基准频率:


假定计数器为32位计数器,即:


K为频率控制字,则相位输出的频率为:


即:


根据相位累加原理,以及RAM缓存读取数据,每一次0~(N-1)的循环, RAM数据间隔K读取一次。当K=1的时候,公式能输出最小频率,即:


最小波形频率步进为0.011655Hz。当fo=1Hz的时候:


所以,频率每变化1Hz,K的步进为85.90。当K=N/2的时候,公式能输出最大频率(因为每个CLK跳变一次),此时:


因此,根据频率控制字K的变化,能输出及固定频率的波形。

2、任意频率分频原理

在FPGA中某些应用场合,对频率要求比较高的情况下,用相位累加器原理来生成固定频率的方法,未尝不可。


我们规定,对Cnt进行对半50%拆分,具体如下:当cnt < N/2时,f0 = 0,也就是低电平;而当cnt > N/2时,f0 = 2,也就是低电平。

同理:





在FPGA中应用,Verilog代码如下所示:

/***************************************************
* Module Name : clk_generator
* Engineer : Crazy Bingo
* Target Device : EP2C8Q208C8
* Tool versions : Quartus II 9.1SP1
* Create Date : 2011-6-25
* Revision : v1.0
* Description :  
**************************************************/
/*************************************************
fc = 50MHz 50*10^6
fo = fc*K/(2^32)
K = fo*(2^32)/fc
= fo*(2^32)/(50*10^6)
**************************************************/
module clk_generator
#
(
parameter FREQ_WORD = 32'd8590 //1KHz
)
(
input clk, //50MHz
input rst_n, //clock reset
output reg clk_out
);
//************************************************/
reg [31:0] max_value;
always@(posedge clk or negedge rst_n)
begin
if(!rst_n)
max_value <= 1'b0;
else
max_value <= max_value + FREQ_WORD;
end
//****************************************************/
always@(posedge clk or negedge rst_n)
begin
if(!rst_n)
clk_out <= 1'b0;
else
begin
if(max_value < 32'h7FFF_FFFF)
clk_out <= 1'b0;
else
clk_out <= 1'b1;
end
end
endmodule
/*******************************************************/

本模块可应用在多个对频率精准度要求比较高的工程中(如UART中,需要115200Hz的bps,用这种任意分频的原理来得到精准的方法,一定程度上能够提高数据传输的准确率)。

DDS中的相位累加器的任意分频原理,在一般工程中同样可以应用。在某些应用场合,还是值得考虑的。
编辑:hfy


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1629

    文章

    21735

    浏览量

    603141
  • 低通滤波器
    +关注

    关注

    14

    文章

    474

    浏览量

    47398
  • 分频
    +关注

    关注

    0

    文章

    241

    浏览量

    24857
  • 波形发生器
    +关注

    关注

    3

    文章

    293

    浏览量

    31380
  • 相位累加器
    +关注

    关注

    0

    文章

    10

    浏览量

    9187
收藏 人收藏

    评论

    相关推荐

    dds数字频率是怎么合成的 DDS数字频率信号发生的设计

    等优点。 一、DDS数字频率合成原理 DDS威廉希尔官方网站 的基本思想是通过控制相位的变化速度来直接产生各种频率的信号。具体来说,DDS系统主要由相位累加器相位调制
    的头像 发表于 10-06 15:33 516次阅读

    dds输出频率与时钟的关系

    系统时钟,以产生所需的频率。DDS系统的核心部件包括相位累加器、波形存储(ROM查询表)、数模转换(DAC)和低通滤波。其工作原理可以
    的头像 发表于 10-06 15:27 720次阅读
    dds输出频率与时钟的关系

    基于 FPGA 的任意波形发生+低通滤波系统设计

    累加器中加入上一个参考时钟的数据,相加后进去寄存,然后寄存的输出便是正弦查表的地址,通过这个数据在波形存储区查表,再通过D/A转换和低通滤波
    发表于 07-15 18:33

    三菱plc累加指令怎么用

    三菱PLC(Programmable Logic Controller,可编程逻辑控制)是工业自动化领域常用的一种控制累加指令是PLC编程中的一种基本指令,用于对数据进行累加操作
    的头像 发表于 06-20 11:34 3714次阅读

    相位噪声是什么?相位噪声对射频链路有什么影响?

    理解相位噪声之前,我们先从理想的单音开始。
    的头像 发表于 05-30 10:42 1445次阅读

    示波器内置任意波形发生的作用

    , AWG)的功能逐渐受到工程师和威廉希尔官方网站 人员的青睐。本文将详细解析示波器内置任意波形发生的作用、特点、使用方法以及应用场景,旨在为读者提供全面的了解和指导。
    的头像 发表于 05-29 17:10 821次阅读

    任意波形发生的使用方法

    提供了极大的便利。然而,要想充分发挥任意波形发生的性能,掌握其正确的使用方法至关重要。本文将对任意波形发生的使用方法进行详细介绍,包括设备准备、参数设置、波形生成、输出检测等步骤,
    的头像 发表于 05-21 17:26 1364次阅读

    深圳市九天睿芯科技有限公司获得一项锁相环专利

    具体来说,此款锁相环含有:振荡,用于生成振荡信号;分频器,接收振荡信号并产生分频信号;相位误差抵消模块,解析
    的头像 发表于 04-07 10:14 605次阅读
    深圳市九天睿芯科技有限公司获得一项锁相环专利

    电磁屏蔽威廉希尔官方网站 的原理解析

    电磁屏蔽威廉希尔官方网站 的原理解析 电磁屏蔽威廉希尔官方网站 是一种利用特定材料或构造来阻挡、吸收或反射外界电磁波的威廉希尔官方网站 。它在电子设备、通信系统以及电磁环境的净化等方面具有重要应用,可以有效地防止电磁干扰,保护设备和人员
    的头像 发表于 03-06 14:58 2399次阅读

    分频器的作用 分频器的功率是不是越大越好

    分频器是一种电子设备,用于将输入信号分成不同频率的输出信号。其主要作用是将原始输入信号分离成多个频率范围内的信号,以供不同的电路进行处理。分频器广泛应用于通信、测量和音频系统中。 分频器的主要
    的头像 发表于 02-01 11:19 3457次阅读

    低压差调节(LDO)如何影响PLL相位噪声?

    。LDO的设计和特性直接影响到PLL的性能,尤其是相位噪声。在本文中,我们将深入探讨LDO如何影响PLL的相位噪声。 首先,我们需要了解PLL的基本结构和工作原理。PLL由振荡分频器
    的头像 发表于 01-31 16:43 1018次阅读

    浅谈任意波形发生及通道合并功能

    浅谈任意波形发生及通道合并功能  任意波形发生(AWG)是一种能够产生各种复杂波形的信号发生。它可以通过调节其输出信号的幅值、频率、
    的头像 发表于 01-19 15:54 649次阅读

    任意波发生如何输出波形、带调制的信号?

    任意波发生,如何输出波形、带调制的信号? 任意波发生是一种用于产生各种波形的信号发生。它可以生成特定频率、幅度、
    的头像 发表于 01-19 15:54 757次阅读

    EPWM_EnableAcc是控制自动产生10个累加器然后自动关闭PWM输出吗?

    EPWM_EnableAcc(EPWM1, 0, 10, EPWM_IFA_ZERO_POINT); 这个是控制自动产生10个累加器然后自动关闭PWM输出吗? void
    发表于 01-15 07:31

    怎样利用ADuC7060的累加器和计数来计算平均值?如何配置?

    请问怎样利用ADuC7060的累加器和计数来计算平均值?如何配置?当ADC0RCR = ADC0RCV时会产生中断,那请问这是什么中断类型?在哪里配置? 请问“和ADC0RCR配合使用,可屏蔽主通道ADC中断,从而产生较低的中断速率”怎么
    发表于 01-15 06:18