9月25日消息 据wccftech报道,台湾半导体制造公司(TSMC)在2nm半导体制造节点的研发方面取得了重要突破:台积电有望在2023年中期进入2nm工艺的试生产阶段,并于一年后开始批量生产。
目前,台积电的最新制造工艺是其第一代5纳米工艺,该工艺将用于为iPhone 12等设备构建处理器。
台积电的2nm工艺将采用差分晶体管设计。该设计被称为多桥沟道场效应(MBCFET)晶体管,它是对先前FinFET设计的补充。
台积电第一次作出将 MBCFET 设计用于其晶体管而不是交由晶圆代工厂的决定。三星于去年 4 月宣布了其 3nm 制造工艺的设计,该公司的 MBCFET 设计是对 2017 年与 IBM 共同开发和推出的 GAAFET 晶体管的改进。三星的 MBCFET 与 GAAFET 相比,前者使用纳米线。这增加了可用于传导的表面积,更重要的是,它允许设计人员在不增加横向表面积的情况下向晶体管添加更多的栅极。
IT之家了解到,台积电预计其 2 纳米工艺芯片的良率在 2023 年将达到惊人的 90%。若事实如此,那么该晶圆厂将能够很好地完善其制造工艺,并轻松地于 2024 年实现量产。三星在发布 MBCFET 时表示,预计 3nm 晶体管的功耗将分别比 7nm 设计降低 30% 和 45% 并将性能提高 30%。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
相关推荐
近日,据媒体报道,半导体领域的制程竞争正在愈演愈烈,台积电计划在明年大规模量产2nm工艺制程。这
发表于 12-26 11:22
•279次阅读
在近日于旧金山举行的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业台积电揭晓了其备受期待的2纳米(N
发表于 12-19 10:28
•195次阅读
12月17日消息,在于旧金山举行的 IEEE 国际电子器件会议 (IEDM) 上,全球晶圆代工巨头台积电公布了其备受瞩目的2纳米(N
发表于 12-18 16:15
•155次阅读
近日,在旧金山举办的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业台积电揭示了其备受期待的2纳米(N
发表于 12-18 10:35
•305次阅读
下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于台积电的全栅极(Gate-All-Around, GAA)纳米片
发表于 12-16 09:57
•201次阅读
台湾半导体制造巨头台积电(TSMC)在半导体威廉希尔官方网站
领域的领先地位再次得到强化,据投资银行瑞银集团(UBS)最新发布的报告显示,台积
发表于 07-04 09:32
•513次阅读
另一方面,台积电的年度威廉希尔官方网站
论坛正在美国和欧洲如火如荼地进行,备受世人瞩目的是该公司计划在2026年量产A16威廉希尔官方网站
,该威廉希尔官方网站
将结合
发表于 05-20 09:39
•444次阅读
N3E工艺的批量生产预期如期进行,其缺陷密度与2020年量产的N5工艺相当。台积
发表于 05-17 09:17
•1016次阅读
关于为何推迟1.4纳米工厂建设,台积电供应链分析认为,由于2纳米和A16(1.6
发表于 04-30 09:55
•414次阅读
台积电已经明确了2nm工艺的量产时间表。预计试生产将于
发表于 04-11 15:25
•682次阅读
据悉,台积电已明确其2nm工艺的量产时间表,计划在2024
发表于 04-11 14:36
•476次阅读
)架构量产暖身,预计宝山P1、P2及高雄三座先进制程晶圆厂均于2025年量产,并吸引苹果、英伟达、AMD及高通等客户争抢产能。台
发表于 03-25 11:03
•951次阅读
台积电熊本厂开幕 计划年底量产 台积电熊本第一厂今天
发表于 02-24 19:25
•1207次阅读
台积电推出更先进封装平台,晶体管可增加到1万亿个。
发表于 02-23 10:05
•1302次阅读
1纳米尺寸的芯片制造面临着物理极限的挑战,可能导致晶体管的性能下降甚至失效。作为半导体行业的重要参与者之一,台积电已经宣布开始研发1
发表于 01-22 14:18
•953次阅读
评论