0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

解决串扰的方法

h1654155971.8456 来源:YXQ 2019-08-14 11:50 次阅读

串扰在电子产品的设计中普遍存在,通过以上的分析与仿真,了解了串扰的特性,总结出以下减少串扰的方法:

(1)在情况允许的情况下,尽量增大走线之间的距离,减小平行走线的长度,必要时采用jog方式走线。

(2)在确保信号时序的情况下,尽可能地选择上升沿和下降沿速度更慢的器件,使电场和磁场变化的速度变慢,从而降低串扰。

(3)在设计走线时,应该尽量使导体靠近地平面或电源平面。这样可以使信号路径与地平面紧密的耦合,减少对相邻信号线的干扰。

(4)在布线空间允许的条件下,在串扰较严重的两条信号线之间插入一条地线,可以减小两条信号线间的耦合,进而减小串扰。

串扰是信号完整性中的重要内容,影响系统的时序、降低噪声容限,导致系统无法正常的工作。

介绍了高速电路中串扰产生的机理,并通过仿真对串扰进行分析,得出串扰的大小与影响串扰相关因素的关系,在此基础上提出了一些减小串扰的方法,对于在高速高密度的电路设计中解决串扰问题有一定的指导意义。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电子产品
    +关注

    关注

    6

    文章

    1158

    浏览量

    58237
  • 串扰
    +关注

    关注

    4

    文章

    189

    浏览量

    26943

原文标题:IPC 往届PCB设计冠、亚、季军作品欣赏

文章出处:【微信号:eda365wx,微信公众号:EDA365电子论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    解决的设计方法

    因此了解问 题产生的机理并掌握解决的设计方法,对于工程师来说是相当重要的,如果处理不好可能会严重影响整个电路的效果。
    的头像 发表于 09-28 09:41 1795次阅读

    高速数字电路设计问题产生的机理原因

    在电子产品的设计中普遍存在,通过以上的分析与仿真,了解了的特性,总结出以下减少
    发表于 06-13 10:41 1814次阅读
    高速数字电路设计<b class='flag-5'>串</b><b class='flag-5'>扰</b>问题产生的机理原因

    [8.3.2]--克服电容方法

    电路设计分析
    jf_90840116
    发布于 :2022年12月16日 19:51:34

    消除方法

    消除方法合理的PCB布局-将敏感的模拟部分与易产生干扰的数字部分尽量隔离,使易产生干扰的数字信号走线上尽量靠近交流地,使高频信号获得较好的回流路径。尽量减小信号回路的面积,降低地线的阻抗,采用多点接地的
    发表于 06-18 07:52

    PCB设计中避免方法

      变化的信号(例如阶跃信号)沿传输线由A到B传播,传输线C-D上会产生耦合信号,变化的信号一旦结束也就是信号恢复到稳定的直流电平时,耦合信号也就不存在了,因此仅发生在信号跳变的过程当中,并且
    发表于 08-29 10:28

    在设计fpga的pcb时可以减少方法有哪些呢?

    在设计fpga的pcb时可以减少方法有哪些呢?求大神指教
    发表于 04-11 17:27

    防止方法不止3W规则

    (CrossTalk)是指PCB上不同网络之间因较长的平行布线引起的相互干扰,主要是由于平行线间的分布电容和分布电感的作用。
    的头像 发表于 08-14 08:42 6331次阅读
    防止<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>不止3W规则

    PCB设计中防止方法有哪些

    在实际PCB设计中,3W规则并不能完全满足避免的要求。
    的头像 发表于 08-19 15:10 7328次阅读

    如何减少电路板设计中的

    在电路板设计中无可避免,如何减少就变得尤其重要。在前面的一些文章中给大家介绍了很多减少
    发表于 03-07 13:30 3918次阅读

    在高速PCB设计中消除方法与讨论

    是高速 PCB 设计人员存在的基础之一。市场需要越来越小和更快的电路板,但是两条平行走线或导体放置在一起的距离越近,一条走线上产生的电磁场干扰另一条走线的机会就越大。 在本文中,我们将介绍
    的头像 发表于 09-16 22:59 2492次阅读

    数字电路系统减小信号间方法

    中的信号耦合分为容性耦合和感性耦合,通常感性占的比例大于容性
    的头像 发表于 11-20 10:47 5109次阅读

    避免PCB中出现方法

    为了减少线间,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。
    的头像 发表于 03-11 14:22 2925次阅读

    PCB布线减少高频信号的措施都有哪些?

    一站式PCBA智造厂家今天为大家讲讲pcb设计布线解决信号方法有哪些?PCB设计布线解决信号
    的头像 发表于 10-19 09:51 1811次阅读

    减少方法有哪些

    一些方法尽量降低的影响。那么减少方法有哪些呢? 检查靠近 I/O 网络的关键网络 检查
    的头像 发表于 01-17 15:02 1832次阅读
    减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>有哪些

    缓解ADC存储器方法

    电子发烧友网站提供《缓解ADC存储器方法.pdf》资料免费下载
    发表于 09-06 10:15 0次下载
    缓解ADC存储器<b class='flag-5'>串</b><b class='flag-5'>扰</b>的<b class='flag-5'>方法</b>