0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Pcb怎样缩短上市时间

PCB线路板打样 来源:ct 2019-08-14 00:43 次阅读

在线仿真领域最近一项重要的创新是开发行为仿真方法。这些方法将仿真和仿真加速引擎连接到高速总线上,以便在设计验证速度下提供100倍到10,000倍的增益。

实现了这种卓越的性能通过在可重构逻辑中创建事件精确的IEEE 1364兼容(Verilog)仿真模型:FPGA。行为仿真器自动对仿真和通过高速总线连接的仿真引擎之间的混合级设计进行分区,并消除网络解决方案中固有的延迟。在100万门级别,典型的门级interwetten与威廉的赔率体系 器在10Hz以下工作,行为模拟器在低于100Hz时,新的行为仿真器提供优于10KHz的验证性能 - 验证性能提高了三个数量级。在更具挑战性的1000万门设计中,门级仿真器低至0.1Hz,行为仿真器的工作频率低于10Hz,而行为仿真器仍可提供10KHz,性能提升10,000倍。

在行为仿真之前,运行具有寄存器传输级(RTL)设计的行为级测试平台的最先进威廉希尔官方网站 是编译设计以在仿真器中运行,而测试台在通过网络连接与仿真器连接的工作站上运行。这种方法运行良好,但由于网络协议在工作站和仿真系统之间来回传递数据所引入的瓶颈,因此速度不够快。这些新的行为仿真器使得可以在双引擎仿真器上运行整个验证过程,并在嵌入式处理器上运行测试平台。由于测试平台和仿真器之间的通信是在高速总线上进行的,因此这种方法速度更快,延迟更低。支持PLI例程可以轻松地将仿真使用融入现有的验证方法中。

与仿真不同,行为仿真可以在线运行,提供更高级别的验证,通常很多更快的运行。考虑一个混合级别的片上系统,其中大部分设计以门级描述的形式提供。另一方面,两个所需的模型,CAM(内容可寻址存储器)和PCI总线模型,是不可合成的。通过使用行为仿真器,可以将整个设计映射到一个集成系统上,其中包含FPGA上的门级描述和处理器上的行为代码。然后,仿真器本身可以插入PCB插座。测试激励来自PCB及其外部连接,在事件级仿真上提供了四到五个数量级的速度提升。

网络设备的主要供应商使用那些验证具有服务质量功能的千兆以太网交换机的方法。该芯片设计具有400万个ASIC门,验证计划要求建模和模拟真实的网络流量,以准确地对芯片进行压力测试。该公司考虑使用模拟,但估计的性能太慢,无法模拟足够的随机事件和超时,以提供真实的压力测试。此外,事件模拟无法提供所需的准确性,因为它无法模拟真实的外部流量。最重要的是,他们项目的预算不允许购买仿真系统。

该解决方案是一个基于时间的远程访问验证环境。无论他们居住在哪里,该公司的设计团队成员都登录到主机PC运行目标操作系统的系统。 PC与一个在线仿真系统相连,而该仿真系统又与一个网络流量发生器相连。使用这种远程访问验证服务,该公司能够使用真正的外围组件互连(PCI)流量进行软件和测试平台开发,硬件/软件协同验证以及硬件上的软件调试,而无需购买仿真硬件。

设计团队使用这些基于时间的验证服务来模拟ASIC交换机,速度比事件模拟器的性能快780倍。仿真以500包/秒进行。吞吐量,从RTL到400万ASIC门的仿真仅需一个半小时。为了确保设计的准确性,团队使用真实的数据包将实际网络流量应用于模拟设计,以模拟随机事件,刺激响应和分析以及完整调试。

远程验证过程成功,找到了六个“硅杀手错误”。使用实际流量发现了两个漏洞;如果该公司单独使用模拟,则不会发现其他四个。该团队在12个月内开发了该芯片,在磁带输出前四个月完成了硬件和软件集成。

随着芯片尺寸和复杂性的增加,设计团队需要高性能用于在整个系统环境中验证新设计逻辑的工具。仿真提供了开发中硅的物理模型以及用于识别设计缺陷的全面,集成的逻辑调试环境。最重要的是,仿真使用户能够将仿真硅插入真实的PCB,并在设计周期的早期使用真实的外部激励调试系统环境中的硬件和软件。真正的系统级验证可以在收到第一块芯片之前很久就可以验证PCB,芯片和软件,从而大大缩短产品上市时间并提高质量。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23099

    浏览量

    397952
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    43051
收藏 人收藏

    评论

    相关推荐

    想使ADCEXT1和ADCEXT2的采样时间间隔缩短到最小,应该怎么做?

    开始后,中间给出转换停止信号,转换周期是在4个通道都完成后停止,还是在当前通道完成后停止? 2.图47中,第一个LT是在2ms内做一次转换,还是每个step都要做转换? 3.如果我想使ADCEXT1和ADCEXT2的采样时间间隔缩短到最小,应该怎么做?(关闭其他所有采样通
    发表于 12-25 06:15

    LMX2594EVM信号锁定时间长,怎么缩短

    浮动电平差,不超过0.8V。 2594的锁定时间通过频谱观察信号,锁定时间在1.6ms的量级。远高于手册us级的锁定时间。 请问如果要缩短锁定时间
    发表于 11-08 15:27

    利用智能eFuses最大限度地缩短系统停机时间

    电子发烧友网站提供《利用智能eFuses最大限度地缩短系统停机时间.pdf》资料免费下载
    发表于 09-25 10:25 0次下载
    利用智能eFuses最大限度地<b class='flag-5'>缩短</b>系统停机<b class='flag-5'>时间</b>

    iPhone 16 Pro机型发货时间缩短

    iPhone 15 Pro系列实现了显著缩短。具体而言,iPhone 16 Pro的发货时间缩短了1-2周,而Pro Max更是缩短了2-3周,这一变化无疑为消费者带来了更为快捷的购买
    的头像 发表于 09-24 15:11 605次阅读

    通过VCO即时校准显著缩短锁定时间

    电子发烧友网站提供《通过VCO即时校准显著缩短锁定时间.pdf》资料免费下载
    发表于 08-28 09:32 0次下载
    通过VCO即时校准显著<b class='flag-5'>缩短</b>锁定<b class='flag-5'>时间</b>

    日本PCB上市企业巨头利润大增142.7%!

    日本PCB上市企业CMK(6958.T)13日盘后公布2023年度(2023年4月-2024年3月)财报。
    的头像 发表于 05-20 11:33 896次阅读
    日本<b class='flag-5'>PCB</b><b class='flag-5'>上市</b>企业巨头利润大增142.7%!

    在i.MXRT1xxx系列上用NAND型启动设备时可用两级设计缩短启动时间

    去年痞子衡写过一篇骚操作文章 《借助i.MXRT10xx系列INIT_VTOR功能可以缩短程序热重启时间》,这对于 NAND 型启动设备上程序热重启时间缩短非常有帮助。我们知道随着项
    的头像 发表于 05-01 09:19 761次阅读
    在i.MXRT1xxx系列上用NAND型启动设备时可用两级设计<b class='flag-5'>缩短</b>启动<b class='flag-5'>时间</b>

    STM32上电到运行时间怎么缩短

    时间怎么能缩短点,启动最少要多久呢? int main(void) { /* USER CODE BEGIN 1 */ /* USER CODE END 1 */ /* MCU
    发表于 04-11 06:57

    STM32F03进入CAN的BUS OFF时间能不能缩短

    开启BUS OFF中断后,该中断更新时间怎么这么长,能不能缩短
    发表于 03-22 07:54

    英伟达H200上市时间

    英伟达H200于2023年11月13日正式发布。然而,由于HBM3e芯片供应问题,其实际开售时间有所延迟。英伟达表示,H200产品预计将在2024年第二季度正式开售。因此,虽然H200在2023年已经发布,但真正的上市时间是在2
    的头像 发表于 03-07 16:46 2364次阅读

    华为pockets上市时间和价格

    华为Pocket S的上市时间是2022年11月10日,提供曜石黑、冰霜银、薄荷绿、樱语粉、樱草金、冰晶蓝六种配色可选。
    的头像 发表于 03-05 17:07 4102次阅读

    cy8c6347的蓝牙连接间隔时间如何缩短

    按照500ms或者1s的时间间隔配置以便于降低功耗。当有设备连接了我的蓝牙设备以后,我想把这个间隔时间缩短,比如缩短成100ms或者更短,以便于增加数据传输的速率。 请问这个设想是否可
    发表于 02-21 08:22

    TC334 ADC 25us采样时间太长了如何缩短

    我用演示来测试,adc 采样时间只有 1~3 us;在我的程序中,将是 10us 甚至 100 us,每次结果都不一样。 发现添加 d " o while " 函数后,ADC 采样时间会增加。 有办法缩短时间
    发表于 01-25 08:25

    如何降低PCB打样时间提高打样效率?

    一站式PCBA智造厂家今天为大家讲讲如何有效地减少PCBA的打样时间?缩短PCBA打样时间的方法。在电子行业中, PCBA打样 是PCB板上进行组装的关键步骤,也是设计人员必须克服的一
    的头像 发表于 01-08 09:21 431次阅读

    掌握技巧缩短PCB设计时间

    要顺利完成布线任务,布线工具需要在正确的规则和限制条件下工作。要对所有特殊要求的信号线进行分类,每个信号类都应该有优先级,优先级越高,规则也越严格。
    发表于 01-05 15:31 236次阅读