完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 FEM炮。 于 2016-10-27 19:38 编辑
在今年的ti杯电子设计竞赛中有一道位同步时钟提取电路的题,其中第一个条件就是要求制作基带信号发生器,然后其中就要制作m序列发生器,这一步还是比较简单的,原题如下图 ![]() 这里做的m序列发生器的反馈特征多项式(本原多项式)为 回过头来看quartus设计,其实还是比较简单的,.bdf文件设计如下图 在仿真图中可以清楚的看到,生成了一组随机的序列,遗憾的是我电赛做的是A题降压型稳压电源,由于一些能力原因,和资源问题,短时间无法对位同步时钟提取电路赛题后面的部分进行深入制作,只是简单的利用锆石A4开发板制作了一个m序列发生,希望能和大家多多交流。
|
|
相关推荐
|
|
894 浏览 0 评论
基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频
1635 浏览 1 评论
2733 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1241 浏览 0 评论
3886 浏览 1 评论
2354 浏览 58 评论
6212 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-9 03:36 , Processed in 0.478329 second(s), Total 72, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191