完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
通过Quartus II 软件创建PLL IP核。 首先,要新建一个工程,这个方法在之前的帖子中已经发过,不会的可以查看前面的相关帖子。 创建好自己的工程: ![]() 打开如下的菜单: Tools---MegaWizard Plug-In Manager ![]() 打开后,可以看到如下的界面,其中有三个选项。 第一个:创建IP核 第二个:编辑一个创建好的IP核 第三个:复制一个创建好的IP核 我们选择第一个选项,创建一个IP核。 ![]() 点击“Next” 选择好语言为Verilog HDL 在I/O下找到PLL ![]() 点击“Next” 输入输入时钟为50MHz ![]() 点击“Next”后,跳到下面的界面。 这里为了简单,只保留了inclk0与c0两个信号。 ![]() 选择点击“Output Clocks”标签。 设置c0输出为10MHz,点空比为50%,相位偏移为0. ![]() 点击“Next” 设置c1信号,这是一个使能信号,设置为20MHz ,相位偏移为0,占空比为50%。 ![]() 点击“Finish”,在如下的界面中,选择上PLL_inst.v ![]() 新建一个Verilog文件,把刚才生成的Verilog文件复制进来,修改后最终如下:
分配管脚。 ![]() |
|
相关推荐
|
|
双目视觉处理系统开发实例-基于米尔安路国产DR1M90开发板
1532 浏览 0 评论
1690 浏览 0 评论
基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频
2225 浏览 1 评论
3321 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1342 浏览 0 评论
2511 浏览 58 评论
6308 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-3-5 11:11 , Processed in 0.494899 second(s), Total 38, Slave 30 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191