完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
|
|
|
不知道你用的什么语言,拿VHDL写个伪代码
port( clock: in std_logic; out_signal1: out std_logic=:0; --初始两个信号置低 out_signal2: out std_logic:=0); end; architecture XX is signal Delay_Counter: integer rang 1 to 8:=1; --设置一个计数器,用于延时 begin Process(clock) begin if clock'event and clock='0'then --输入时钟下降沿出现时候 Delay_Counter=Delay_Counter+1; --计数器在8个下降沿后记到8 end if; end Process; Process(clock) begin if clock'event and clock='0'then out_signal1<=not out_signal1; end if; end Process; Process(clock) begin if clock'event and clock='0'then if Delay_Counter=8 then out_signal2<=not out_signal2; --计数器记满8时候信号线变化 end if end if; end Process; |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-9-20 15:40 , Processed in 0.436409 second(s), Total 43, Slave 37 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号