完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 yuweijian 于 2016-9-12 20:20 编辑 文章的编写目的,记录使用Allegro进行PCB设计的最笨最简单的过程(掌握这个过程,就能将PCB画完,只是效率不够高),以便快速上手并熟悉工具,进而为掌握高级自动化设计技巧打下基础。 以下是文章目录,概要说明了文章包含的内容,读者可以通读全文,了解和学习整个设计过程,也可以只读所需部分,处理遇到的问题,以便节省时间。 目录(Allegro PCB设计最精简流程与常见问题处理办法) 一、原理图相关处理(默认原理图设计完毕,进入PCB设计环节) 1、添加封装属性(操作细节) 2、原理图设计规则检查 3、导出网络表 二、PCB板边生产 1、DXF文件相关处理 2、导入DXF文件 三、导入网络表 1、基本设置 2、常见问题处理办法(symbol、pad丢失) 3、查看当前设计状态 四、PCB布局 1、显示设置 1.1、图层的开与关 1.2、鼠线的显示与关闭 2、原理图与PCB图交互式布局 3、MOVE命令 4、ROTATE命令(env文件的修改) 五、PCB布线 1、add connect命令 2、slide命令 一、原理图相关处理(默认原理图设计完毕,进入PCB设计环节) 1、添加封装属性(操作细节) 图1 编辑整个工程所有元件的封装 也可以编辑一张图纸里元器件的封装,右键点击原理图,选中edit object properties 图2 编辑一张图纸里元件的封装 在编辑元器件属性的时候选择orcadcapture格式比较方便些,属性栏较少,用到的主要属性栏目(如图)靠得比较近方便编辑。点击privot(该按钮可以切换属性栏的排列方式)让这些属性栏横向分布,更接近平时的BOM格式,方便编辑。 图3 选择元件属性编辑表格式 图4 元件属性标记表示意图 注意:元件的PCB Footprint属性必须和PCB封装文件名相同 2、原理图设计规则检查 导出网络表前做设计规则检查,设计规则可自主设定。 图5 规则检查窗口 检查完毕会有session log,细看里面的每条记录,error必须得纠正,warning也得排除,看看有没有意料之外的报警。 |
|
相关推荐
1 个讨论
|
|
分享资深硬件工程师用cadence仿真DDR3 SDRAM视频---- sigxplorer信号完整性仿真例子 ...
70965 浏览 312 评论
5276 浏览 1 评论
29632 浏览 2 评论
李增老师:Cadence Allegro 17.2 如何制作逼真的3D PCB模型和进行3D设计检查
12927 浏览 11 评论
Cadence 17.2的brd能有什么方法用16.6的打开吗?
37713 浏览 2 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-24 06:49 , Processed in 0.551495 second(s), Total 37, Slave 30 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号