完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
各位大大 小的最近在練習FPGA 目前有使用除頻器 及用modelsim來看其訊號 其code 如下1 2 所示 此除頻器有使用開發版子的七段顯示器來測試其功能 此除頻器可正常運作 但最近小弟用modelsim來看其訊號 卻沒有變動 不知是何原因 請各位大大指點>< 以及在跑程式時跑出 一個訊息 Break in Module divider_testbench at F:/Quartus project/divider/divider_testbench.v line 26 如下圖一所示 請各位大大指點阿>< 謝謝各位大大 1.除頻器 `timescale 1 ns / 100 ps //除頻器 module divider( output reg o_clk, input rst_n, input i_clk ); parameter N=10_000_000; parameter M=04_999_999; reg [25:0]cnt; always @(posedge i_clk or negedge rst_n) begin if(!rst_n) cnt<=26'b0; else begin if(cnt==N-1) cnt<=26'b0; else cnt<=cnt+26'b1; end end always @(posedge i_clk or negedge rst_n) begin if(!rst_n) o_clk<=0; else begin if(cnt<=M) o_clk<=1; else o_clk<=0; end end endmodule 2.testbench `timescale 1 ns / 100 ps module divider_testbench; reg clk; reg rst_n; parameter PERIOD = 20; wire clk_1sec; divider divider(clk_1sec, rst_n, clk ); initial begin #0 rst_n = 1'b0; clk = 1'b0; #5 rst_n = 1'b1; end always #(PERIOD/2) clk = ~clk; initial begin #20000000 $finish; end endmodule 圖1 |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1500 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1072 浏览 0 评论
2584 浏览 1 评论
2270 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2541 浏览 0 评论
2025 浏览 55 评论
6037 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 08:53 , Processed in 0.507095 second(s), Total 68, Slave 50 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号