完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
计数器及时序电路原理及实验
times New="New" Roman'">一、实验目的 1、了解时序电路的经典设计方法(D触发器、JK触发器和一般逻辑门组成的时序逻辑电路)。 2、了解同步计数器,异步计数器的使用方法。 3、了解同步计数器通过清零阻塞法和预显数法得到循环任意进制计数器的方法。 4、理解时序电路和同步计数器加译码电路的联系,设计任意编码计数器。 5、了解同步芯片和异步芯片的区别。 二、硬件要求 主芯片Altera EPM7128SLC84-15,时钟,四位八段数码管。 三、实验内容 1、用D触发器设计异步四位二进制加法计数器。 2、用JK触发器设计异步十进制减法计数器。 3、用74161两个宏连接成八位二进制同步计数器。 4、用74390两个宏连接成八位十进制异步计数器。 5、用74161用清零和置数法组成六进制和十二进制计数器。 6、分别用D触发器和同步计数器加译码电路的方法构成7进制电路实现如下编码: [0→2→5→3→4→6→1] 循环。 四、实验原理及连线 实验内容中的六个实验均要通过实验四的“扫描显示电路”进行显示,具体连线根据每个实验内容完成时的管脚分配来定义,同相应的输入输出接口功能模块相连,扫描模块的连接参考实验四。 1、实验参考原理图,如图8-1所示:
|
|
相关推荐
2 个讨论
|
|
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-13 12:05 , Processed in 0.682723 second(s), Total 50, Slave 39 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号