完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
module Verilog1(clk,rst,en,dout);
input clk,en,rst; output [31:0] dout; reg [31:0] Q1; assign dout=Q1; always @(posedge clk or negedge rst) begin if(!rst) Q1<=0; else if(en) begin if(Q1==32`hffffffff)Q1<=32`h00000000; else Q1<=Q1+1`b1;end end endmodule
|
|
相关推荐
4个回答
|
|
|
|
|
|
|
|
|
|
同问,我用ISim做功能仿真时没出现这样的问题呀,不过最好还是这样写,把 begin
if(Q1==32'hffffffff) Q1<=32'h00000000; else Q1 <= Q1 + 1'b1; end 改写成: begin if(Q1 < 32'hffffffff) Q1 <= Q1 + 1'b1; else Q1 <= 32'b0; |
|
|
|
我也赞同楼上的写法,因为你只写if(Q1==32'hffffffff) Q1<=32'h00000000;没有包含Q1 > 32'hffffffff情况
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
双目视觉处理系统开发实例-基于米尔安路国产DR1M90开发板
1075 浏览 0 评论
1545 浏览 0 评论
基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频
2083 浏览 1 评论
3190 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1316 浏览 0 评论
2463 浏览 58 评论
6269 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-25 08:39 , Processed in 0.607274 second(s), Total 78, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191