完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
FPGA入门:第一个工程实例之设计输入 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》 书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt 下面我们就来创建工程顶层文件,我们可以点击菜单栏的FileàNew…,然后弹出如图5.23所示的新建文件窗口,在这里我们可以选择各种需要的设计文件格式。可以作为工程顶层设计文件的格式主要在Design Files类别下,我们选择VerilogHDL File(或者VHDL File)并单击OK完成文件创建。 图5.23 新建文件 在主编辑窗口中,出现了一个新建的空白的可编辑文件,我们接着在该文件中输入实现实验功能的一段Verilog代码(如果是新建VHDL文件则对应输入VHDL代码),如图5.24所示。 图5.24 ex0实例Verilog代码 ★ 代码讲解 L2/L12:固定用法申明模块,该模块命名为ex0。 L3:将该模块所有输入输出信号列表。 L6:左键输入键值采样信号。 L7:右键输入键值采样信号。 L8:LED指示灯输出信号。 L10:异或运算,使得两个按键和指示灯的关系与表5.1的真值表相吻合。 如果使用VHDL输入,则对应的VHDL代码如图5.25所示。 图5.25 ex0实例VHDL代码 在这个刚创建的Verilog(或VHDL)文件中输入代码后,快捷键Ctrl+S或点击FileàSave后则会弹出一个对话框提示输入文件名和保存路径,默认文件名会和我们所命名的module名(或entity名)相一致,默认路径也会是当前的工程文件夹。我们通常也都采用默认设置进行保持即可。 自此,我们的工程创建和设计输入工作已经完成。但是为了验证一下设计输入的代码的基本语法是否正确,可以点击Flow à Compilation下的Analysis & Elaboration按钮,如图5.26所示。同时我们可以输出打印窗口的Processing里的信息,包括各种warning和Error。Error是不得不关注的,因为Error意味着我们的代码有语法错误,后续的编译将无法继续;而warning则不一定是致命的,但很多时候warning中暗藏玄机,很多潜在的问题都可以从这些条目中寻找到蛛丝马迹。当然了,也并不是说一个设计编译下来就不可以有warning,如果设计者确认这些warning符合我们的设计要求,那么可以忽略它。
|
|
相关推荐
1 个讨论
|
|
谢谢楼主的帖子,学习了
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
885个成员聚集在这个小组
加入小组4535 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2648 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4333 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5270 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5317 浏览 0 评论
1944浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 17:29 , Processed in 0.654163 second(s), Total 63, Slave 47 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号