完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
13个回答
|
|
|
|
|
|
|
|
|
|
|
|
|
|
首先说说这个上拉电阻,我们知道I2C的总线一般是OC门或者OD门输出,而这两种I/O口输出是需要上拉的。
原因如下: 先说集电极开路输出结构: 因为第二格晶体管集电极未接任何东西,我们叫集电极开路,即OC. 如若输入低电平,则第一个晶体管截止,第二个导通,此时输出低电平; 如若输入高电平,则第一个晶体管导通,第二个截止,此时输出电平未可知,我们称为高阻态。如若输出接一负载再接地,集电极电平直接被拉到低电平。那么这个IO口就只能输出低电平,无法输出高电平。 因此,我们在使用OC口输出时,一般要将其上拉到高电平。此时又有另一个问题,假设第二个晶体管导通,则VCC将会直接接地,必然会造成很大的电流,为此需要配合一个上拉电阻来限流,而这个上拉电阻的选取要考虑两个因素: 1.负载能力:上拉电阻不宜过大,否则将会造成分压,输出电压偏低; 2.开关所能承受的最大电流:上拉电阻不宜过小,否则会造成电流过大烧坏开关。 我们一般选取1K-10K的上拉电阻,按具体情况而定。 再说这个电容,我们知道在电源电路中,电容的作用无非旁路,去耦,滤波,储能四种。 该电容较小,0.1uF,接在电源侧(理论会接地),从而为高频噪声信号提供了一条低阻抗的泄放通道,目的是滤除电源的高频噪声,以防干扰后续电路。 |
|
|
|
谢谢!!!!!!!!渣渣表示感谢 |
|
|
|
为什么是抗干扰了,上拉的缘故?求解? |
|
|
|
上拉有抗干扰的能力,但很多时候用上拉是因为开漏输出的缘故,因为开漏输出只能输出低电平和高阻态,必须接上拉才能输出高电平。至于上拉为什么能抗干扰,是因为接上拉的时候,总线再空闲的时候一直保持高电平,即使有外界干扰他也能够稳定的保持在高电平的状态。 |
|
|
|
学习了。。。。。。。。。。。。。。。。。。。。。。。。
|
|
|
|
受教了
|
|
|
|
上拉和滤波作用。
|
|
|
|
上拉电阻代换阻值其实没有要求规定,如果是限流负载电阻的话,要选择与原来阻值相同进行代换才行。 |
|
|
|
学了,讲解的很详细,谢谢!! |
|
|
|
电阻上拉,电容滤波
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
784 浏览 0 评论
1109 浏览 0 评论
832 浏览 1 评论
792 浏览 0 评论
我想要用半桥电路测试IGBT,但是IGBT总是导不通,求大家帮忙看看是为什么
972 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 14:52 , Processed in 0.630958 second(s), Total 67, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号