完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我按ALTERA的文档emi.pdf中的操作使用HPC-II生成了DDR2的控制及phy。按pdf设置了ddr2_example_top.v为顶层文件。
1、观察仿真波形,发现数据DQ和DQS在写的命令出来前就开始变化了,不知道什么原因? 2、程序下载到板子,从signaltap中发现local 端数据、读写请求和local_ready都有,可为什么mem_cs、mem_we、mem_ras等memory端的信号都不变化? 请做过的大虾指点。 |
|
相关推荐
1个回答
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
双目视觉处理系统开发实例-基于米尔安路国产DR1M90开发板
877 浏览 0 评论
1517 浏览 0 评论
基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频
2058 浏览 1 评论
3163 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1315 浏览 0 评论
2461 浏览 58 评论
6266 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-24 12:17 , Processed in 0.346739 second(s), Total 40, Slave 34 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191