完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我利用CYCLONE IV EP4CE-15F的PLL,输入时钟50MHz,输出时钟200MHz,后面这个200MHz 时钟还在FPGA内部进行了一些逻辑采样和分配,但是从FPGA中引出这个200MHz到端口上,用示波器一量波形有点大小波,占空比不是50%,这个输出时钟连接的是一块300万门级的AISC,内部有约9万个触发器,触发器的时钟是利用这个200MHz 供给的,我已经把FPGA中配置输出管脚(这两个时钟腿)电流驱动设置为最大电流能力,但是感觉还是驱动不足,请问各位大牛如何解决这个问题?
谢谢各位大牛! |
|
相关推荐
4个回答
|
|
要么设置为推挽输出 在或者用三极管扩流,不过还是建议用后者
|
|
|
|
加一个三极管去驱动后级电路。
|
|
|
|
在管脚添加上拉电阻或者使用ULN2003驱动
|
|
|
|
有专门缓冲驱动的IC的
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
245 浏览 0 评论
488 浏览 0 评论
AG32软件包SDK更新:加入新例程(可实现至少15个UART串口)
1159 浏览 0 评论
从零开始驯服Linux(一):ZYNQ-Linux启动文件构建全解析
2103 浏览 0 评论
AG32 SDK 更新版本1.7.0:加入dsp例程和Slave SPI例程
639 浏览 0 评论
6517 浏览 114 评论
2625 浏览 58 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-4-2 23:00 , Processed in 0.895321 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191