完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
|
|
|
|
1. AFE5801的输出差分到单端的处理进FPGA:
AFE5801是一个高速模数转换器(ADC),其输出为差分信号。要将差分信号转换为单端信号并输入到FPGA,您需要使用差分接收器。在Cyclone III FPGA中,您可以使用内置的差分接收器来实现这一功能。关于设置pinplanner为LVDS_E_3R或者LVDS,这与差分信号的处理有关,因为LVDS(Low Voltage Differential Signaling)是一种差分信号传输威廉希尔官方网站 ,可以提高信号传输的抗干扰能力。 2. AFE5801的模拟输入问题: AFE5801的P端输入范围取决于其参考电压(VREF)。如果参考电压为1V,则P端的输入范围为±0.5V。最大2Vpp(峰峰值)意味着信号的峰值电压为±1V。因此,您的理解是正确的。 3. 串并转换操作需要用到bit clock吗? 串并转换操作确实需要一个时钟信号(bit clock)。您的思路是合理的,可以使用fclk确定数据转换的起始,然后使用120MHz的频率控制串并转换。由于AFE5801是12位的二进制补码,所以12位数据需要10个时钟周期来完成转换。因此,您需要确保时钟频率足够高,以满足数据转换的需求。在这个例子中,您使用的120MHz的频率是合理的,因为它可以满足12位数据在10个时钟周期内完成转换的需求。 |
|
|
|
只有小组成员才能发言,加入小组>>
514 浏览 1 评论
386 浏览 1 评论
583 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
831 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
688 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
128浏览 29评论
702浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
294浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
247浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
100浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-11 09:24 , Processed in 0.744884 second(s), Total 46, Slave 41 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号