完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
1个回答
|
|
根据您提供的信息,您想要实现1G速率的发送LMF和interp分别是8211,使用DACA和DACB,休眠DACC和DACD,两个分别是1G速率。您提到了config37和config34,我将分别解释这两个配置文件的作用。
1. config37:根据您的描述,您需要根据DACCLK配置jesd clock。jesd clock的大小与serdes pll配置的line rate之间的关系是40倍。您的FPGA上每条line上发送的速率为5Gbps,dac输入的dacclk_p为500M时钟,pll配置DACCLK,M=40,N=4,P=5,得到1G。这意味着jesd clock的大小是line rate的40倍,即5Gbps * 40 = 200Gbps。 2. config34:关于data path,它指的是数据路径,即数据从DAC中jesd接口输出的256bit数据传送给DAC的过程。要实现这一点,您需要修改config34中的默认值。具体步骤如下: a. 打开config34文件,找到与data path相关的配置项。 b. 修改配置项,使数据从jesd接口输出的256bit数据传送给DAC。这可能涉及到修改数据宽度、数据格式等参数。 c. 保存修改后的config34文件,并重新加载配置。 关于您提到的休眠DACC和DACD,您需要在config34中找到与DACC和DACD相关的配置项,并将其设置为休眠状态。具体步骤如下: a. 打开config34文件,找到与DACC和DACD相关的配置项。 b. 修改配置项,将DACC和DACD设置为休眠状态。这可能涉及到修改设备使能、时钟使能等参数。 c. 保存修改后的config34文件,并重新加载配置。 总之,您需要根据DACCLK配置jesd clock,并修改config34中的data path和休眠DACC和DACD的配置。希望这些信息能帮助您实现目标。 |
|
|
|
只有小组成员才能发言,加入小组>>
919 浏览 1 评论
1193 浏览 0 评论
650 浏览 1 评论
516 浏览 1 评论
702 浏览 2 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
399浏览 29评论
1360浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
485浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
400浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
255浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-4-1 10:45 , Processed in 1.758748 second(s), Total 48, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191