完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
1个回答
|
|
你好,根据你描述的情况,我们可以逐步分析可能的原因:
1. 斜坡测试码模式下,JESD204B核输出的rx_sync信号会出现短时间拉低:这可能是由于斜坡测试码模式下,信号的稳定性较差,导致rx_sync信号出现短暂的不稳定。 2. rx_sync信号短时间拉低时,JESD204B不会重新建链:这可能是因为JESD204B核在设计时,对于短暂的rx_sync信号拉低,没有设置重新建链的机制。 3. 抓取相关信号时,发现rx_sync信号拉低时,rx_frame_error信号会提示字节错误:这说明在rx_sync信号拉低时,数据传输出现了错误,导致rx_frame_error信号触发。 4. 在采样率不变的情况下,将JMODE0改为JMODE1,相当于线速率降低到6Gbps后,不会出现上述情况:这可能是因为在较低的线速率下,信号的稳定性更好,不容易出现rx_sync信号拉低的情况。 综合以上分析,可能的原因有以下几点: 1. GTX物理链路问题:可能是由于GTX物理链路的稳定性较差,导致在高线速率下容易出现rx_sync信号拉低的情况。可以尝试检查GTX物理链路的连接和配置,确保其稳定性。 2. JESD204B核配置问题:可能是由于JESD204B核的配置不当,导致在高线速率下容易出现rx_sync信号拉低的情况。可以尝试检查JESD204B核的配置,确保其正确性。 3. 斜坡测试码模式下信号稳定性问题:可能是由于斜坡测试码模式下信号稳定性较差,导致rx_sync信号出现短暂的不稳定。可以尝试优化斜坡测试码模式下的信号稳定性,或者在测试时避免使用斜坡测试码模式。 4. ADC12DJ3200芯片问题:可能是由于ADC12DJ3200芯片本身的问题,导致在高线速率下容易出现rx_sync信号拉低的情况。可以尝试更换其他ADC12DJ3200芯片进行测试,看是否还会出现类似的问题。 希望以上分析能帮助你找到问题的原因,如果还有其他问题,请随时提问。 |
|
|
|
只有小组成员才能发言,加入小组>>
543 浏览 1 评论
391 浏览 1 评论
589 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
840 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
690 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
148浏览 29评论
782浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
297浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
252浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
102浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-14 07:09 , Processed in 0.628019 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号