完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
1个回答
|
|
您好!关于您的问题,我将逐一解答:
1. 两个高速ADC的CLK时钟如何做到同步无相位差,两个ADC使用同一个时钟发生器是否可以满足同步问题? 要实现两个高速ADC的CLK时钟同步无相位差,您需要确保两个ADC使用同一个时钟源。使用同一个时钟发生器可以满足同步问题,因为这样可以确保两个ADC的采样时钟相位完全一致。您可以使用一个时钟发生器,然后将输出分配给两个ADC的CLK输入端。 2. 两个高速ADC的CLKOUT是否存在时延,如果存在那相位差是多少?我再规格书中没有看到CLKOUT引脚关于这方面的描述。如果是同步的不存在相位差,那依据是什么?或者CLKOUT是不是依据CLK来的,我只要保证两个ADC的CLK准确同步就可以? 关于CLKOUT引脚的时延问题,您需要查阅ADS5546的数据手册。通常,数据手册会提供关于CLKOUT引脚的详细信息,包括时延和相位差。如果数据手册中没有提供这些信息,您可以尝试联系制造商获取更多详细信息。 如果两个ADC的CLK输入端已经同步,那么CLKOUT引脚的输出也应该同步。这是因为CLKOUT引脚的输出是根据CLK输入端的时钟信号产生的。只要两个ADC的CLK输入端准确同步,CLKOUT引脚的输出也应该同步。 总之,要实现两个高速ADC的CLK时钟同步无相位差,您需要确保它们使用同一个时钟源。关于CLKOUT引脚的时延和相位差问题,您需要查阅数据手册或联系制造商获取更多信息。只要两个ADC的CLK输入端同步,CLKOUT引脚的输出也应该同步。 |
|
|
|
只有小组成员才能发言,加入小组>>
336 浏览 1 评论
529 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
774 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
651 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1130 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
62浏览 29评论
158浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
253浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
202浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
60浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 19:30 , Processed in 0.903939 second(s), Total 82, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号