完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
首先,根据器件手册的第24页的音频时钟结构和你系统实际的音频时钟状况得到相关寄存器的值。
然后根据你的需要对芯片模拟部分的寄存器进行适当的配置。 I2S接口的设置在器件手册的第20页有详细的说明。 |
|
|
|
根据您的需求,您需要使用TLV320AIC32芯片采集声音信号并实现MP3编码。以下是关于LINE_IN和MIC录音的配置方法,以及时钟(BCLK,LRCK,MCLK)的设置。
1. LINE_IN配置: - 首先,您需要将AIC32设置为LINE_IN模式。在您的代码中,您已经设置了4'b0000和4'b0001的配置,这是正确的。 - 接下来,您需要配置输入增益。在AIC32中,输入增益可以通过设置PGA_GAIN寄存器来实现。您可以根据您的实际需求来设置增益值。 - 然后,您需要配置采样率。在您的代码中,您已经设置了44.1kHz的采样率,这是正确的。 2. MIC录音配置: - 首先,您需要将AIC32设置为MIC模式。在您的代码中,您需要添加相应的配置代码。例如,您可以设置4'b0010和4'b0011的配置。 - 接下来,您需要配置MIC增益。在AIC32中,MIC增益可以通过设置MIC_GAIN寄存器来实现。您可以根据您的实际需求来设置增益值。 - 然后,您需要配置采样率。在您的代码中,您已经设置了44.1kHz的采样率,这是正确的。 3. 时钟(BCLK,LRCK,MCLK)设置: - BCLK(位时钟):BCLK是用于控制数据传输的时钟信号。您需要根据采样率和位深度来设置BCLK的频率。例如,对于44.1kHz的采样率和16位深度,BCLK的频率应该是44.1kHz * 16 = 705.6kHz。 - LRCK(左/右时钟):LRCK是用于控制左右声道数据的时钟信号。LRCK的频率应该是BCLK的一半,即352.8kHz。 - MCLK(主时钟):MCLK是用于控制整个音频系统的时钟信号。MCLK的频率应该是BCLK的整数倍。例如,您可以设置MCLK为2 * BCLK,即1411.2kHz。 关于DIN一直为高电平的问题,您需要检查以下几点: 1. 确保您的音频输入线路连接正确,LINE_IN或MIC输入信号是否正常。 2. 检查您的代码配置是否正确,特别是输入模式、增益和采样率的设置。 3. 检查您的时钟信号是否正确配置,特别是BCLK、LRCK和MCLK的频率。 希望以上信息能帮助您解决问题。如果您还有其他问题,请随时提问。 |
|
|
|
只有小组成员才能发言,加入小组>>
985 浏览 0 评论
612 浏览 1 评论
458 浏览 1 评论
649 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
971 浏览 3 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
240浏览 29评论
1206浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
348浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
322浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
180浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-23 09:39 , Processed in 0.884710 second(s), Total 81, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191