完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
感觉这么做会有问题。因为3060里面的ADC是固定64倍采样的,这个过采样时钟要从SCLK里分出来。你现在SCLK是250fs,没有办法分出来一个64fs。同样DAC里面需要内插,但是250没办法出4fs,8fs。。。这些时钟。建议你最好是给一个这样的SCLK,满足SCLK=N*fs,N能被64整除。
|
|
|
|
PCM3060是一款音频编解码器,它支持多种音频格式和采样率。根据您的描述,您提供的时钟参数为:系统时钟(system clock)12MHz,左/右时钟(LCLK)64fs,位时钟(BCLK)48KHz。这些参数与PCM3060的数据手册中推荐的参数有所不同,但并不意味着PCM3060无法工作。
首先,我们来看一下PCM3060的数据手册中推荐的参数: 1. 系统时钟(system clock):PCM3060支持的系统时钟范围为2.5MHz至12.288MHz。您提供的12MHz系统时钟在支持范围内,因此没有问题。 2. 左/右时钟(LCLK):PCM3060支持的LCLK范围为32fs至256fs。您提供的64fs LCLK也在支持范围内,因此没有问题。 3. 位时钟(BCLK):PCM3060支持的BCLK范围为32fs至256fs。您提供的48KHz BCLK不在推荐范围内,但PCM3060可能仍然可以工作。这是因为PCM3060具有一定的灵活性,可以在一定程度上适应不同的BCLK值。 综上所述,虽然您提供的时钟参数与PCM3060的数据手册中推荐的参数有所不同,但PCM3060仍然有可能正常工作。然而,为了确保最佳性能和稳定性,建议您尽量遵循数据手册中的推荐参数。如果您发现PCM3060在当前时钟参数下无法正常工作,您可以尝试调整BCLK值,使其更接近推荐范围,例如32fs、64fs或128fs等。 另外,您提到以前使用过的PCM1781芯片对于这样的输入没有问题。这可能是因为PCM1781和PCM3060在设计和性能上有所不同,导致它们对时钟参数的适应性不同。因此,在实际应用中,建议您针对具体芯片进行测试和验证,以确保其在特定时钟参数下能够正常工作。 |
|
|
|
只有小组成员才能发言,加入小组>>
532 浏览 1 评论
386 浏览 1 评论
584 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
831 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
689 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
136浏览 29评论
716浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
294浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
249浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
100浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-11 22:01 , Processed in 1.577909 second(s), Total 84, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号