适用于板卡型号: 紫光同创PG2L50H_MBG324开发平台(盘古PGX-Nano)
PGX-Nano 是一套以紫光同创 FPGA 为核心的开发板,选用紫光同创 logos2 系列 28nm 工艺的 FPGA(PG2L50H_MBG324)。集成下载器芯片,极大的便利 了用户的使用。 板卡搭载一颗容量为 2MB 的 SRAM 用于数据缓存,DAC 芯片用于产生模 拟信号进行测试验证,esp32 模组进行 WIFI、蓝牙透传;预留了丰富的扩展 IO 用于用户验证、测试外接模块电路功能,一组串口进行串行通信;同时为用户提 供基础的硬件电路资源,例如 led 灯、按键、拨码开关等。
二:实验目的
设计一个具有计时功能和校时功能的数字时钟,使用右边4位数码管进行显示时间。
三:实验要求
右侧四位数码管显示小时和分钟,秒钟用LED闪烁标识。
三个按键用于时钟校准。
K0用于切换正常计时,校准小时和分钟
K1用于时钟的“+”
K2用于时钟的“-”
校准相应的刻度,该数码管闪烁。
四:实验原理
从上述的实验要求分析可得到此数字钟我们实现过程中要注意两个功能点:
1、计时显示功能:LED闪烁显示秒钟读秒,数码管右侧两位显示分钟计时,
数码管左侧两位显示时钟计时;
此功能的实现由两个细节功能实现:1S计时控制,与前面的实验中需要计时功能模块实现方式一致,注意此处计时的周期为1S即可;计时过程中进位控制;进位控制有四处需要进位:
2、计时校准功能:通过对应按键控制调整分钟计时与时钟计时,调整的过程中对应位需要闪烁;
此项功能中注意两点:调整对应位,数码管该位进行闪烁;调整时注意进位;
基于上述分析我们将项目分成两个部分:
1.时钟计时与控制。
2.数码管显示控制。
五:实验源码(完整源码查看demo源文件)
顶层设计
输入输出信号如下表:
数字时钟产生与控制模块设计
在此模块中我们要实现前面描述的两个主要的功能点:计时与控制;
输入输出信号如下表:
Module 设计的关键点如下(完整 module 查看源文件):
时钟分频模块
数码管显示模块设计
数码管显示模块相比前一个实验需要增加一个功能:当进入校准模式时数码管的校准位需要进行闪烁,故而引入一个 1S 的周期信号,在 1S 时间内 0.5s 正常点亮,0.5s 不点亮使得数码管闪烁;闪烁对应位需要引入按键控制输出的dig_ctl 信号(前面代码中有描述);
闪烁控制的模块设计如下:
六:实验现象
加载后的显示结果为:数码管显示从 00:00 开始,LED1 闪烁(1 次/s);
按轻触按键 KEY0,进入校准模式,第一次按下 KEY1,进入分钟低位计数校准调节,之后再次按下 KEY0,校准位将会往左移动 1 位,直到校准位为时钟计数高位时,按下 KEY0 将推出校准模式,进入正常计数模式;
在校准模式中按下轻触按键 KEY1 一次,对应校准位加 1,在可计数的最大值时会归 0;
在校准模式中按下轻触按键 KEY2 一次,对应校准位减 1,在减到 0 时会置位为可计数的最大值;
|