完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你们好,
我们正在使用AD9779A进行设计,有如下疑问: (1) 使用AD9779A的数据时钟信号(DATACLK)作为FPGA内部PLL的参考时钟,再用FPGA PLL产生的时钟信号把数据打出,请问FPGA PLL产生的时钟信号和AD9779A的数据时钟信号的相位关系? (2) AD9779A使用双端口模式,请问FPGA发送数据的时候,只要把AD9779A的TXENABLE管脚置为高电平,发送完成把TXENABLE 管脚置为低电平,这样就ok? (3) AD9779A的SPI接口: 当使用单字节传输的时候,指令字节和数据字节之间是否可以把CSB管脚拉高? 谢谢! |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
293 浏览 1 评论
517 浏览 1 评论
2219 浏览 0 评论
1584 浏览 0 评论
了解DeepSeek-V3 和 DeepSeek-R1两个大模型的不同定位和应用选择
2305 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-3-6 02:10 , Processed in 0.517227 second(s), Total 41, Slave 34 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191