完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
1个回答
|
|
1. ADD3这个位是有的,在CS拉低以后,延时超过20ns,这个位就可以出来。在这段时间内SCLK为高,并且不能跳变。
2. 这个B点的含义就是ADC内部的采保电路在这个时刻从保持状态转换为跟踪状态,前提是这个时候是非shadow Register操作。 3. 这个时序图含义是SCLK下降沿来了以后,经过最多60ns,DOUT的数据就会输出来,除了最开始第一个bit是通过CS拉低输出的。所以后面的15个bit是可以在SCLK上升沿来读取。 4. 能否用示波器捕捉一下这两种设置的波形,并上传。 |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1091 浏览 1 评论
基于FT600Q芯片 的USB3.0设计,为什么连接PC后设备无法识别?
1182 浏览 1 评论
889 浏览 0 评论
大佬们 运放电路前一级的放大器无论输入多少 输出都是1.58v
1560 浏览 4 评论
1477 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-24 01:27 , Processed in 0.585434 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号